网站大量收购闲置独家精品文档,联系QQ:2885784924

毕业论文:基于CPLD的高速时钟电路论文.doc

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
毕业论文:基于CPLD的高速时钟电路论文.doc

哈尔滨工程大学本科生毕业论文 PAGE PAGE 3 TOC \* MERGEFORMAT 第1章 绪论 PAGEREF _Toc319600125 \h 3 1.1 研究背景及意义 PAGEREF _Toc319600126 \h 3 1.2 频率合成技术的研究现状 PAGEREF _Toc319600127 \h 3 1.3 研究内容及章节安排 PAGEREF _Toc319600128 \h 6 第2章 锁相式频率合成技术及ADF4360-7 PAGEREF _Toc319600129 \h 8 2.1 锁相式频率合成技术 PAGEREF _Toc319600130 \h 8 2.2 PLL芯片ADF4360-7 PAGEREF _Toc319600131 \h 10 2.3 本章小结 PAGEREF _Toc319600132 \h 13 第3章 基于CPLD的高速时钟电路硬件电路设计 PAGEREF _Toc319600133 \h 14 3.1 设计方案设想及技术指标 PAGEREF _Toc319600134 \h 14 3.1.1 整体设计方案设想 PAGEREF _Toc319600135 \h 14 3.1.2 系统设计指标 PAGEREF _Toc319600136 \h 14 3.2 频率合成部分的实现 PAGEREF _Toc319600137 \h 15 3.3 主控芯片的选取 PAGEREF _Toc319600138 \h 15 3.3.1 使用单片机作为主控芯片 PAGEREF _Toc319600139 \h 15 3.3.2 使用DSP作为主控芯片 PAGEREF _Toc319600140 \h 16 3.3.3 使用CPLD/FPGA作为主控芯片 PAGEREF _Toc319600141 \h 16 3.4 电源模块 PAGEREF _Toc319600142 \h 17 3.5 本章小结 PAGEREF _Toc319600143 \h 17 第4章 基于CPLD的高速时钟电路软件设计 PAGEREF _Toc319600144 \h 18 4.1 硬件描述语言HDL PAGEREF _Toc319600145 \h 18 4.1.1 硬件描述语言简介 PAGEREF _Toc319600146 \h 18 4.1.2 Verilog HDL与VHDL PAGEREF _Toc319600147 \h 19 4.2 软件设计 PAGEREF _Toc319600148 \h 25 4.2.1 ADF4360-7配置 PAGEREF _Toc319600149 \h 26 4.2.2 软件设计流程 PAGEREF _Toc319600150 \h 27 4.3 本章小结 PAGEREF _Toc319600151 \h 30 第5章 系统调试及性能分析 PAGEREF _Toc319600152 \h 31 5.1 硬件调试 PAGEREF _Toc319600153 \h 31 5.2 软件调试 PAGEREF _Toc319600154 \h 31 5.3 软硬件联合调试 PAGEREF _Toc319600155 \h 32 5.3.1 输出频率测试 PAGEREF _Toc319600156 \h 33 5.3.2 相位噪声测试 PAGEREF _Toc319600157 \h 35 5.4 本章小结 PAGEREF _Toc319600158 \h 36 结 论 PAGEREF _Toc319600159 \h 37 第1章 绪论 本章介绍了论文的研究背景、目的和意义,并对国内外频率合成技术的发展和动向做了简要综述,最后介绍了本论文的研究内容安排。 1.1 研究背景及意义 随着信号处理技术的飞速发展,高速信号处理已逐渐成为了信号处理领域的研究热点。而作为高速信号处理系统中的一个重要组成部分,时钟源(频率源)已成为雷达、通信、测试仪器等电子系统实现高性能指标的关键。因此,如何设计出一个高效、高稳定性的时钟子系统成为一个头等重要的问题[1]。 该课题主要针对高速信号处理领域中,系统所需的高性能稳定的高速时钟电路的设计进行研究。在不同的系统中,根据系统设计指标的要求不同,时钟电路所提供的时钟频率也不同。 对现代无线通信来说,将晶体振荡器的高频率稳定性与LC振荡器的宽可调性结合起来的方法是必要的。在频率合成中我们找到了这两种性能。频率合成是从一个单一频率的低频晶体振荡器中产生多种特别精确频率的一种方法。在大多数接收机、发射机、收发报机和测试设备中,频率合成是产生各种频

文档评论(0)

14576 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档