- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4(选作) 四、实验报告要求1、整理各实验数据表格。2、根据实验内容3的测试结果,绘出CP、Q1、Q2的电压波形,标出幅值和周期。3、画出实验内容4的转换电路。 五、思考题(写在实验报告中) 1、JK触发器74LS112的异步输入端是高电平还是低电平有效?异步输入端应处于什么状态,触发器才能正常工作? 2、 D触发器74LS74的异步输入端是高电平还是低电平有效?比较异步输入端Rd、Sd同触发输入端D对触发器输出状态改变的不同作用。 实验三 集成触发器 一、 实验目的 1、掌握集成JK、D触发器逻辑功能的测试方法。 2、学习用触发器构成简单时序电路的方法。 二、实验设备 1、数字实验箱(型号) 2 、数字万用表 3 、数字示波器 4、集成门电路:74LS74,74LS112, 74LS10 三、 实验内容 1、JK触发器的功能测试(74LS112) 74LS112引脚图 ?⑴测试异步置位端和异步复位端CLR的功能,将结果填入表1中。 0 1 1 0 Sd Rd 表1 ⑵测试JK触发器的逻辑功能,将结果填入表2中,注意观察触发方式。 0 0 0 ↓ 0 0 1 ↓ 0 1 0 ↓ 0 1 1 ↓ 1 0 0 ↓ 1 0 1 ↓ 1 1 0 ↓ 1 1 1 ↓ J K CP 表2 2、D触发器的功能测试(74LS74) 74LS74引脚图 0 1 1 0 Sd Rd ⑴测试异步置位端Sd和异步复位端Rd的功能, 将结果填入下表3。 表3 ⑵测试D触发器的逻辑功能,将结果填入下表4。 0 0 ↑ 0 1 ↑ 1 0 ↑ 1 1 ↑ D Qn CP 表4 3、将两个JK触发器接成四分频电路(J1=K1 =J2=K2=1,CP2=Q1),Sd、Rd接高电平。 用示波器观察并记录JK触发器的输出波形Q1 、Q2以及CP波形,理解二分频和四分频的 概念。 触发器的转换。 (1)将JK触发器转换成D触发器 (2)将D触发器转换成 JK触发器 1J 1K Q C1 D Q C1 1J 1K Q C1 D Q C1
原创力文档


文档评论(0)