- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《微机原理与接口技术》 第2章 80x86微处理器及其 体系结构 2.1 8086/8088微处理器 2.2 80x86高档微处理器 2.3 80x86中断系统 2.1 8086/8088微处理器 2.1.1 8086/8088微处理器结构 8086/8088微机系统结构 2.1.2 8086/8088最小模式系统组成 2.1.3 8086/8088最大模式系统组成 2.1.1 8086/8088微处理器 1. 8086/8088的编程结构 8086/8088由两个独立的工作部件:执行部件EU(Execution Unit)和总线接口部件BIU(Bus Interface Unit)构成。 (编程结构示意图) EU = ALU+ 执行CU+ R 阵列 负责指令的译码和执行 BIU = 指令队列+地址∑+ R 阵列 + 总线 CU 负责与存储器或者I/O接口传送信息 BIU 和 EU 采用“流水线式”的非同步工作模式,使得总线控制逻辑和指令执行逻辑之间既互相独立又互相配合。 8086/8088编程结构示意图 2.1.1 8086/8088微处理器 2. 8086/8088的总线周期 ◆8086/8088通过BIU完成的一次总线操作,称作一个总线周期。一个总线周期由若干个时钟周期(T)组成。 ◆8086/8088的基本总线周期是由T1,T2,T3,T4表示的4个时钟周期组成。总线读/写操作的基本总线周期时序是:在T1状态,输出读/写对象的地址,在T2~T3状态,数据总线传送数据,在T4状态,表示读/写结束。 ◆TW状态:当不能用基本总线周期完成读/写操作时,系统中的“Ready”电路会产生READY信号。当CPU在T3状态的下降沿检测到READY无效信号,表示数据传送未完成,在T3之后插入1~n个等待周期TW。当CPU检测到READY有效信号,会自动脱离TW而进入T4状态。基本总线周期中插入TW状态实际上是快速CPU对慢速存储器或I/O设备的一种等待。 ◆TI状态:当8086/8088的不需要执行总线操作时,BIU执行1~n个空闲周期TI,进入总线空闲状态(空操作)。TI只是指总线操作的空闲,CPU内部仍可进行有效操作。因此,在两个总线周期之间插入TI状态, 实际上是总线接口部件BIU对执行部件EU的一种等待。 2.1.1 8086/8088微处理器 3. 8086的引脚及其特性 (以 8086 最小模式为例的主要引脚) CLK:系统时钟信号 ,输入。 AD15~AD0:地址/数据复用线,双向,三态。 A19/S6~A16/S3:地址/状态复用线,输出,三态。 BHE/S7:数据线高8位开放/状态复用线,输出,三态。 ALE:地址锁存信号,输出,高电平有效。 RD、WR:读、写选通信号,输出,低电平有效。(互斥) M/IO:存储器或I/O选通信号,输出。 DEN、DT/R:数据允许、数据收/发信号,输出。 RESET,READY,TEST:系统控制信号,输入。 NMI,INTR,INTA:中断请求和中断响应信号,输入/出。 HOLD,HLDA:总线请求、总线允许信号,输入/出。 8086/8088微机系统结构 8086/8088微机系统硬件结构组成由最小模式、最大模式 的不同而有所差异。最小/大模式具有共性的特点: ◆MN/MX端接Vcc或GND,决定是最小模式或最大模式。 ◆8284A为时钟发生器,外接15MHz振荡源,经8284A三分频后,得到5MHz主频送系统时钟端CLK。 ◆用3片8282作地址锁存器,在T1时锁存地址/数据复用线上的A19~A0地址信号。 ◆当系统所连的存储器和外设较多时,需要增加数据总线驱动能力,可选用1/2片8286作数据收发器。 ◆系统组成还必须有半导体存储器RAM和ROM, 外部设备的I/O接口,中断控制管理部件等组件。 2.1.2 8086/8088最小模式系统组成 (8086最小模式总线部件配置示意图) 2.1.3 8086/8088最大模式系统组成 (8086最大模式总线部件配置示意图) 2.2 80x86高档微处理器 Intel 80x86微处理器技术指标 2.2.1 80386微处理器的特点 2.2.2 80486微处理器的特点 2.2.3 Pentium微处理器的特点 Intel 80x86微处理器技术指标 2.2.1 80386微处理器的特点 ◆80386是典型的第一代CISC(Complex Instruction Set Computer复合指令集计算
您可能关注的文档
最近下载
- 2025年贵州省贵阳市辅警人员招聘考试题库及答案.docx VIP
- 波浪理口诀心法大全与四十二浪图.doc VIP
- 中小企业人才流失问题分析及对策 以a驾校为例.docx VIP
- 食材食品仓储卫生及保障措施.docx VIP
- 山东省烟台市蓬莱区(五四制)2024-2025学年九年级上学期期中考试数学试题.docx VIP
- 精益管理在中药热奄包操作流程标准化中的应用.doc VIP
- 中小企业人才流失的原因及对策——以园林绿化企业为例.doc VIP
- 绿色大学生创新创业竞赛优秀作品展示PPT模板.pptx VIP
- 中小企业人才流失问题及对策研究——以P企业为例.docx VIP
- 中小企业人才流失问题研究——以m公司为例.docx VIP
原创力文档


文档评论(0)