网站大量收购独家精品文档,联系QQ:2885784924

第5章组合电路的自动化设计与分析.ppt

  1. 1、本文档共37页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第5章 组合电路的自动化设计与分析 5.1 手工数字技术存在的问题 5.2 数字技术自动设计与分析流程 5.2 数字技术自动设计与分析流程 5.2 数字技术自动设计与分析流程 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.3 原理图输入法逻辑电路设计 5.4 引脚锁定和编程下载 5.4 引脚锁定和编程下载 5.4 引脚锁定和编程下载 5.4 引脚锁定和编程下载 5.4 引脚锁定和编程下载 5.4 引脚锁定和编程下载 5.5 用Verilog来表述广义译码器 5.5 用Verilog来表述广义译码器 5.5 用Verilog来表述广义译码器 5.5 用Verilog来表述广义译码器 5.5 用Verilog来表述广义译码器 5.5 用Verilog来表述广义译码器 5.5 用Verilog来表述广义译码器 5.5 用Verilog来表述广义译码器 5.5 用Verilog来表述广义译码器 用Verilog表述真值表及组合电路的设计 3. 完成电路设计 用Verilog表述真值表及组合电路的设计 4. 逻辑功能测试 三人表决电路的语句表述方式 三人表决电路的语句表述方式 Verilog对广义译码器的其它表述方式 1. 文字表达方式的多路选择器设计 * * 1.低速。 2.设计规模小。 3.分析技术无法适应需要。 4. 设计效率低成本高。 5.可靠性低。 6.体积大功耗大。 7.功能有限。 8.无法实现功能升级。 9. 知识产权不易保护。 问 题 设计输入方式 硬件描述语言 逻辑综合 适配 时序仿真与功能仿真 编程下载与硬件测试 QuartusII软件简介 电路原理图编辑输入 电路原理图编辑输入 (1)新建一个文件夹。 (2)打开原理图编辑窗。 (3)文件存盘。 创建工程 (1)打开建立新工程管理窗。 (2)将设计文件加入工程中。 创建工程 (3)选择目标芯片。 (4)工具设置。 创建工程 (5)结束设置。 创建工程 (6)编辑构建电路图。 功能简要分析 编译前设置 (1)选择FPGA目标芯片。 编译前设置 (2)选择配置器件的工作方式。 (3)选择配置器件和编程方式。 编译前设置 (4)双功能输入输出端口设置。 (5)选择目标器件闲置引脚的状态。 全程编译 时序仿真测试电路功能 (1)打开波形编辑器。 (2)设置仿真时间区域。 (3)波形文件存盘。 时序仿真测试电路功能 (4)将工程top的端口信号名选入波形编辑器中。 时序仿真测试电路功能 (5)编辑输入波形(输入激励信号)。 时序仿真测试电路功能 (6)仿真器参数设置。 (7)启动仿真器。 时序仿真测试电路功能 (8)观察分析仿真结果。 引脚锁定 (1) 打开工程。 引脚锁定 (2)双击“TO”栏的《new》,即出现一按钮,点击此按钮,并选择出现的菜单中的Node Finder项。 (3)最后保存这些引脚锁定的信息后,必须再编译(启动Start Compilation)一次,才能将引脚锁定信息编译进编程下载文件中。 配置文件下载 (1)打开编程窗。 配置文件下载 (2)设置编程器。 (3)测试JTAG口。 (4)硬件测试。 JTAG间接模式编程配置器件 1. 将SOF文件转化为JTAG间接配置文件。 JTAG间接模式编程配置器件 2. 下载JTAG间接配置文件。 用Verilog表述真值表及组合电路的设计 1. Verilog表述 用Verilog表述真值表及组合电路的设计 2. 将Verilog文本表述转化为电路元件 * * *

文档评论(0)

管理学科 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档