3 组合逻辑电路-国防科大.pptVIP

  • 34
  • 0
  • 约9.64千字
  • 约 94页
  • 2017-09-23 发布于河南
  • 举报
3 组合逻辑电路-国防科大.ppt

第3章 组合逻辑电路 3.1 概述 3.2 组合逻辑电路的分析与设计 一般分析步骤 : 例 逻辑电路如图所示,试分析其逻辑功能。 3.数值比较器的扩展 数值位数较多时,可采用级联或并联的方式进行扩展。 如图用74HC85级联组成的16位数值比较器,若最高4位相同,则由次低4位的比较结果来确定,即次低4位的输出端应与最高4位的I AB 、I AB、I A=B端相连接,依次类推。 将16位数据按高低顺序分四组,先并行进行每组4位的比较,比较的结果再送到74HC85进行比较后得到最终比较结果。 用74HC85并联组成的16位数值比较器 显然,若扩展相同位数的数值比较器,并联方式要比级联方式多用一片芯片,但并联的方式可以获得较高的运行速度。 3.3.5 加法器 计算机这样的数字系统中经常要进行各种信息处理,而这些处理总是依赖于算术运算和逻辑运算,加、减、乘、除这些算术运算都是转化为加法运算来实现的,因此加法运算是整个运算电路的核心。 能够完成二进制加法运算的逻辑电路。 1.半加器和全加器 半加: 在做二进制加法运算时只考虑两个加数本身,而不考虑低位有无进位 。 半加器: 实现半加运算的逻辑电路。 加法器: 设Ai、Bi为两个1位二进制加数,Si为两数的和,Ci为向高位产生的进位。根据二进制加法运算规则得: 1 0 1 1 0 1 0 1 0 1

文档评论(0)

1亿VIP精品文档

相关文档