- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课 程 设 计 任 务 书
(2011 ~2012 第三学期)
设 计 题 目:
学 院 名 称:
专 业(班 级):
姓 名(学 号):
起 讫 日 期 :
指 导 教 师:
系(教研室)负责人:
下发任务书日期 2012 年 6月 18日
*****大学课程设计任务书
设计题目 EDA与数字系统课程设计 主要内容 了解各种PLD器件的基本结构,掌握MAX+Plus2的使用方法,用图形输入法和Verilog HDL完成规定的基本练习题,在此基础上完成一个数字系统设计题的设计、仿真、下载(FPGA实现)。 应收集的资 料 1.《EDA与数字系统设计》李国丽 朱维勇 栾铭主编
2.《数字电子技术基础》 阎石主编 设计
进度
计划 讲课: EDA简介
实验一:Max+Plus2使用练习,完成一个简单门电路的图形设计输入、编译、仿真、管脚分配、下载。(4学时)
实验二:图形设计输入3-8译码器, 同步十进制加法计数器、同步六十进制计数器。
用六十进制计数器制作十二进制计数器(01~12),二十四进制计数器(00~23)和百进制计数器。设计输入、编译、仿真、管脚分配、下载。(8学时)
实验三:完成以上实验的Verilog HDL设计输入。(4学时)
实验四:完成扫描显示1-4-1,1-4-2。 (4学时)
讲课:布置一个数字系统设计题,讲解设计要求、原理框图、设计提示。
方案设计、设计调试、下载验证。(12学时)
设计考核验收,写课程设计报告。(2学时), 主要参考文 献 1 李国丽编,《EDA与数字系统设计》,2008
2 王金明编,《数字系统设计与Verilog HDL》北京:电子工业出版社,2002
3 潘松,《EDA技术实用教程》北京:科学出版社,2002
指导教师意 见 按照设计进度计划要求完成每一步任务 备注
课程设计报告的书写格式及要求:
第一页:标题:EDA与数字系统课程设计报告书
学生学号和姓名: 班级:
指导教师:
指导单位:电气与自动化学院
第二页:目录
第三页:中文摘要;
第四页以后:实验一:题目,内容
实验二:题目,内容
实验三:题目,内容
实验四:题目,内容
设计题目,设计要求,原理
设计内容
最后一页: 结论;
参考文献。
目 录
1. 摘要……………………………………………………………3
2. 实验一…………………………………………………………4
3. 实验二…………………………………………………………4
4. 实验三…………………………………………………………5
5. 实验四…………………………………………………………6
6. 实验五…………………………………………………………6
7. 实验六…………………………………………………………7
8. 实验七…………………………………………………………8
9. 实验心得………………………………………………………12
10.参考文献………………………………………………………12
摘要
此报告按照报告设计要求,将一个星期的EDA学习做一个总结。实验初期处于学习阶段,利用4个小时左右时间完成了简单的与门的图形设计输入、编译、仿真、管脚分配、下载各步骤。然后是利用8个小时左右时间完成了图形输入的六个练习,由于在编译上各个实验大同小异,所以编译截图只有与门演示,下载部分没有影像资料,也不在本报告演示之列,管脚分配以连线代替。然后利用4个学时完成VHDL语言的3线-8线译码器和16进制的代码输入。最后以12的学时的努力进行了抢答器的设计、调试等一系列工作。
实验一 Max+Plus2使用练习
实验原理图:
波形仿真图:
实验二 3—8译码器
实验原理图:
波形仿真图:
实验三 用74161实现十进制加法计数器
实验原理图:
波形仿真图:
实验四 六十进制加法计数器
实验原理图:
波形仿真图:
实验五 例1-4-1设计一个电路,使八个数码管依次显示0、1、2、…A、B、…E、F
实验原理图:
波形仿真图:
实验六
文档评论(0)