组成原理实验.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
总线传输实验 总线是计算机信息传输的公共通路,总线必须分时使用。为保证总线上传输信息的正确可靠,挂在总线上的各个部件不能同时有两个或两个以上的部件向总线发送信息。 1.实验器材 74245、74273,6116两片、开关、led。 2.实验内容 利用常见的三态输出器件建立一个简单的8位数据总线传输电路,通过总线并利用RAM实现存放数据。 3.实验目的 ⑴ 了解总线的分时和共享特性和传输控制技术。 ⑵ 掌握静态RAM芯片的读写原理和使用方法。 ⑶ 掌握几种常用的三态输出器件的性能和使用方法。 4.实验要求 先将数据分别写入存储单元,再读出。 5.实验原理 74245、74273和6116虽是不同功能的器件,但都是带有三态输出控制的器件,故它们的输出可直接挂在总线上,按传输要求恰当地控制它们的操作,即可有效地实现信息传输。 三态输出传输门74245用于将一组开关设置的数据信息传输到总线。 8D锁存器74273分别用作数据寄存器DR和地址寄存器AR,它们的数据输入端和数据输出端都挂在总线上。 总线上的8个显示灯可实时地显示总线上的信息。 用1片6116(2K×8)RAM。 6.实验步骤 ⑴ 将数据通过开关输入DR; ⑵ 将地址通过开关输入AR; ⑶ 发出控制信号将DR内的值写入存储器。 (5) 发出控制信号将存储器中指定单元的内容读到总线上。 ? 7.实验报告要求 ⑴ 熟悉74273、74245和2114芯片的性能和使用方法。 ⑵ 根据实验框图画出实验线路图,标出芯片管脚号和开关、显示灯编号,以便于调试。 ⑶ 设计好实验的操作步骤。 ? ? ? 实验二 半导体存储器原理实验 1.目的要求 ? 1)了解静态存储器的RAM的工作特性及使用方法。 ? 2)了解半导体存储器的读、写操作过程。 ? 3)掌握半导体存储器读写时控制信号的作用。 2. 实验原理 – ??????????? 6116芯片(2K*8) 的应用 – ??????????? ADDRESS UNIT 74LS273 进行地址锁存( LDAR/T3) – ??????????? INPUT UNIT 74LS245 作为数据三态门( SW-B) ? ? 3. 实验内容 1) 调节合适的 T3 节拍波形 2) 连接实验线路 3) 写存储器 先通过数据开关输入指定存储单元的地址,并将其打入地址寄存器,再通过数据开关输入要存放的数据。 ? ?????? ???? CE 高, LDAR 高, SW-B 低 ? ?????? ???? INPUT 地址, T3 脉冲 ? ?????? ???? LDAR 低, CE 低, WE 高, SW-B 低 ? ?????? ???? INPUT 数据, T3 脉冲 4) 读存储器 先通过数据开关输入指定存储单元的地址,再进行存储器读操作,在总线上观察读出的数据是否与输入的数据一致 ? ?????? ???? CE 高, LDAR 高, SW-B 低 ? ?????? ???? INPUT 地址, T3

文档评论(0)

神话 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5203223011000000

1亿VIP精品文档

相关文档