基于FPGA的雷达信号处理器的设计(论文答辩用).pptVIP

  • 26
  • 0
  • 约 14页
  • 2017-09-21 发布于贵州
  • 举报

基于FPGA的雷达信号处理器的设计(论文答辩用).ppt

Company Logo LOGO 基于FPGA的雷达信号处理器的设计 答辩人:王燕科 指导教师:杨君 2011年6月 毕业论文答辩 传统雷达信号处理的局限: 1) 采样分辨率较低; 2) 采集速度和数据处理速度不能很好匹配; 3) FFT算法对硬件实现要求高。 现行 FPGA集成度高、实时处理数据能力强、存储容量超大, 适于信号高速处理。 本文搭载14位高速采集芯片ADS7890,完成了基于FPGA的雷达信号处理器的设计 1 论文背景 2011.06 毕业论文答辩 2 信号处理系统框图和原理分析 毕业论文答辩 2011.06 系统主要包括四大部分: 雷达传感器、滤波放大处理、A/D采样、FFT处理器。 雷达 传感器 滤波放大处理 A/D采样 FFT 处理 器 雷达信号处理系统框图 3 雷达应用原理及基2-FFT算法分析 2011.06 毕业论文答辩 3.1 雷达应用原理 若一个运动物体,其速度和距离待定,则会遇到两种效应的叠加:延迟效应和多普勒效应。 毕业论文答辩 2011.06 在上坡区域,延迟效应与多普勒效应相互抵消后,为升坡的接收信号差频(fdiff_up);在下坡区域,这两种效应相互叠加后,为下坡的接收信号差频(fdiff_down)。速度V的计算公式: 距离R的计算公式: c0是光速,f0是雷达的发射频率,T是三角波重复周期,Δf是振荡器发

文档评论(0)

1亿VIP精品文档

相关文档