- 1、本文档共53页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
毕业设计报告(论文)
报告(论文)题目:基于FPGA的函数信号发生
器设计
作者所在系部: 电子工程系
作者所在专业: 电子信息工程
作者所在班级: B09212
作 者 姓 名 : 张波
作 者 学 号 : 20094021232
指导教师姓名: 陈刚
完 成 时 间 : 2013年6月20日
北华航天工业学院教务处制北华航天工业学院
毕业设计(论文)任务书(理工类)
学生姓名: 张波 专 业: 电子信息工程 班 级: B09212 学 号:20094021232
指导教师: 陈刚 职 称: 教授 完成时间: 2013.6 毕业设计(论文)题目:
基于FPGA的函数信号发生器设计
题目来源 教师科研课 题 纵向课题(√) 题目类型 理论研究( ) 注:请直接在所属项目括号内打“√” 横向课题( ) 应用研究( ) 教师自拟课题( ) 应用设计(√) 学生自拟课题( ) 其 他( )
总体设计要求及技术要点:
本设计基于DDS数字合成技术综合应用EDA技术,VHDL硬件描述语言设计了简单、实用、波形种类众多、频率可调节的实用信号源。
信号源输出正弦波、方波、三角波、锯齿波四种波形,频率范围在0.1-20MHz,输出信号幅度:2V(p-p),经过设计、编辑、编译、综合各阶段,并经过仿真测试,输出波形基本达到了技术要求,
工作环境及技术条件:
联网计算机一台,quartusⅡ软件,有关的技术手册。
工作内容及最终成果:
查阅相关资料,熟悉FPGA的原理、结构和使用,掌握并灵活运用VHDL语言、QuartusⅡ8.1、MATLAB7.0/DSP Builder6.0等软件。
对直接数字频率合成(DDS)技术进行研究和分析,以DDS为基础,使用QuartusⅡ8.1、MATLAB7.0/DSP Builder6.0等系列工具,利用FPGA设计出能输出调幅波、正弦波、方波、三角波、锯齿波、调频波等多种波形的函数信号发生器并进行测试
学习并了解任意波形的产生。
时间进度安排:
1、第七学期第6周~第15周,查阅资料,完成开题报告、文献综述、外文文献翻译;
2、第七学期第16周~第17周,开题报告审阅、答辩;
3、第八学期第1周~第3周,分析基于FPGA的函数信号发生器,设计接口方案;
4、第八学期第3周~第7周,设计总体硬件电路;
5、第八学期第8周~第11周,编写硬件驱动程序;
6、第八学期第12周~第15周,对设计的系统进行调试,完成毕业设计论文。
指导教师签字: 年 月 日
教研室主任意见:
教研室主任签字: 年 月 日
北华航天工业学院
科毕业设计(论文)原创性及知识产权声明
本人郑重声明:所呈交的毕业设计(论文) 是本人在指导教师的指导下,独立进行研究工作取得的成果。除文中已经注明引用的内容外,本设计(论文)不含任何其他个人或集体已经发表或撰写过的作品或成果。对本设计(论文)的研究做出重要贡献的个人和集体,均已在文中以明确方式标明。因本毕业设计(论文)引起的法律结果完全由本人承担。本毕业设计(论文)成果归北华航天工业学院所有。本人遵循北华航天工业学院有关毕业设计(论文)的相关规定,提交毕业设计(论文)的印刷本和电子版本。本人同意北华航天工业学院有权保存毕业设计(论文)的印刷本和电子版,并提供目录检索与阅览服务;可以采用影印、缩印、数字化或其它复制手段保存论文;在不以营利为目的的前提下,可以公布非涉密毕业设计(论文)的部分或全部内容。
特此声明
指导教师:
年 月 日 年 月 日FPGA已经提出了高性能DSP处理机的替代品。本文定量比较了FPGA对DSP处理机和ASIC的实际应用以及现有的CAD工具和设备的性能。性能措施是基于实际的FPGA乘法器、信号处理器和专用集成电路。这项研究表明,在许多情况下,FPGA可以提供一个比DSP处理器更好的性能,并且可以接近或超过ASIC的性能水平。
函数信号发生器在电路实验和设备检测中具有十分广泛的用途除供通
文档评论(0)