基于SPCE061A的多功能信号发生器.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
东 北 石 油 大 学 课 程 设 计 2013年 7月 19 日 东北石油大学课程设计任务书 课程 通信电子线路课程设计 题目 基于SPCE061A的多功能信号发生器设计 专业 通信工程 姓名 学号 主要内容、基本要求、主要参考资料等 主要内容: 根据基本要求对SPCE061A单片机硬件电路设计信号发生电路原理信号分析与计算专业负责人 摘 要 该信号发生器采用SPCE06lA芯片作为系统的CPU,配以少量的外围接口芯片,构成单片机的最小控制系统。该多功能信号发生器可产生正弦波、方波、三角波和由用户编辑的特定信号。信号产生原理:5V电源经二极管降压后得到3.6V电压用作单片机电源。人机对话部分用A口组成键盘及数码管显示;信号输出部分用SPCE06lA提供的2个10位的数模转换器,即DACl和DAC2,以及外部运放电路组成。将生成信号的数据写入DAC1后,数字量转换为模拟量经DAC1引线端输出,输出电流加在电阻R9上形成信号电压,信号电压经运放U2A组成的跟随器输入数字电位器DP1(MAX5400)的高端,数字电位器DP1将分压后信号输入由运放U2C组成的跟随器后输入由运放U2D组成的运算放大器放大后输出。 关键词:信号发生器;单片机;SPCE061A;运算放大器 目 录 1.设计要求 1 2.设计方案 1 2.1方案分析 1 2.2 SPCE061A单片机简介 1 3.单元电路设计、参数计算和器件选择 2 3.1单元电路设计 2 3.2参数计算 2 3.3 器件选择 3 4.信号发生的原理 3 4.1信号发生电路原理 3 4.2信号分析与计算 5 4.3系统主要程序流程框图 6 5.总结 7 6.系统需要的元器件清单 7 参考文献 7 1.设计要求 (1).可以产生正弦波、方波、三角波、锯齿波等几种周期性信号; (2).可以用键盘编辑生成正弦波、方波、三角波这三种信号的线性组合; (3).增加外部存储器后可以方便的是现信号存储功能,即有记忆功能系统可以实现的功能; (4).信号存储功能可存储掉电前用户编辑的信号和设置; (5).可实现用键盘编辑产生任意信号。 扩展要求:输出信号的幅度和频率要求连续可调,幅度范围为0-5V,频率范围100Hz-10KHz。 2.设计方案 2.1方案分析 信号发生器是科研及工程实践中最重要的仪器之一,以往多用硬件组成,系统结构比较复杂,可维护性和可操作性不佳。随着计算机技术的发展,信号发生器的设计制作越来越多的是用计算机技术,种类繁多,价格、性能差异很大。本文介绍一种基于凌阳公司SPCE061A单片机设计的信号发生器,其特点是系统结构简单、成本低,使用方便,实用价值高。基本性能如下: ①可以产生正弦波、方波、三角波、锯齿波等几种周期性信号; ②可以用键盘编辑生成正弦波、方波、三角波这三种信号的线性组合。 ③增加外部存储器后可以方便的是现信号存储功能,即有记忆功能系统可以实现的功能; ④信号存储功能可存储掉电前用户编辑的信号和设置; ⑤可实现用键盘编辑产生任意信号。 本次设计采用Protel DXP软件支持,从而模拟出实物电路,并测试信号输出,对各级参数调节,以达到理想结果。 2.2 SPCE061A单片机简介 SPCE061A的结构框图如图1所示。 SPCE061A的CPU为16位微处理器,其内部含有8个寄存器,4个通用寄存器Rl~R4,1个程序计数器PC,1个堆栈指针SP,1个基址指针BP,1个段寄存器SR,通用寄存器R3和R4结合组成一个32位寄存器MR,MR可以作为乘法运算和内积运算的目标寄存器。 内嵌2kB的SRAM和32kB闪存FLASH ROM。系统时钟由锁相环(PLL)振荡器为系统提供一个实时时钟的基频(32768Hz),然后将基基频进行倍频,调整至49.152MH2,40.96MHz,32.768MHz,24.576MHz或20.480MHz。系统默认的PLL自激振荡频率为24.576MHz。系统时钟频率(Fosc)和CPU时钟频率(CPUCLK)可通过编程来控制。默认的Fosc、CPUCLKMHz和Fosc/8。通过对32768Hz实时时钟源分频而提供了多种实时时钟中断源。 3.单元电路设计、参数计算和器件选择 3.1单元电路设计 每个单元电路设计前都需明确本单元电路的任务,详细拟定出单元电路的性能指标,与前后级之间的关系,分析电

文档评论(0)

2749166188 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档