电子系统报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、 设计任务 测试信号源是各种通信系统必备的测试仪器。信号发生器本身的工作原理也类似一台通 信发射机。通过本综合实验可以掌握一个电子系统较为完整的设计流程,理解通信电子系统 的结构。本设计的主要任务是使用FPGA 技术设计一个测试信号发生器,可以产生指定的信 号,并且对信号的参数进行调节,同时显示信号的参数。具体信号的种类和要求见相应的设 计任务书。 基本设计要求 ①、产生单音信号,频率范围10kHz-1MHz,步进10kHz, ②、产生双音信号,频率范围、步进同单音信号,双音频率间隔可调,步进1kHz。 ③、产生正交信号,频率范围、步进同单音信号。 ④、设计基带信号源,输出可选,包括01交替,15位长伪随机码以及其它自定义信号,码速10kbps。 ⑤、增加三角波、方波等输出波形。 三、基本工作原理 3.1 DDS 信号发生器的原理 DDS 的工作原理为:在参考时钟的驱动下,相位累加器对频率控制字进行线性累加, 得到的相位码对波形存储器寻址,使之输出相应的幅度码,经过模数转换器得到相应的阶梯 波,最后在使用低通滤波器对其进行平滑,得到所需频率的平滑连续的波形,其结构框图如 图1 所示。其中相位累加器由 N 位相位寄存器和N 位相位加法器构成。 只要使用多个 DDS 信号发生器,并控制其输出频率和相位,则可以产生双音和正交信 号。双音信号在射频功放的测试中有重要作用,可以用于观察射频系统的交调等参数。正交 信号是指相位相差90 度的两路信号,可以用于实现正交调制。如果给波形存储器中装入不 同的波形数据,则可以产生不同的输出波形。 D/A 与A/D DDS 信号发生器类似与软件无线电发射机。将数字信号直接D/A 变换为模拟信号输出。本设计主信号通道不用AD,但是可以利用AD 作为监控,将输出信号采集至芯片内部观察。 1、D/A 转换器采用的是TI 公司的双通道10 位125MSPS 高速DAC 数据转换器DAC2900,其芯片内部结构图如下图所示, 2、A/D 转换器采用的是TI 公司的双通道10 位40MSPS 高速ADC 数据转换器ADS5203, 其芯片内部结构图如下图4 所示: 3.3 调幅与调频信号发生原理 调幅信号的定义为: vo = A2*(1+a*sin(Ωt))*sin(ωc t) 调幅信号发生器包含两个基本系统DDS,一个产生载波,另外一个产生调制信 号。调幅系数Ma,定义为调制信号幅度与未调载波幅度的比值,即为a。调频信号发射器也要使用两个基本的 DDS 信号发生器。 3.4 部分模块管脚约束 一、拨档开关: 在按键的上面有 8 个拨档开关SW1~SW8,分别与下载板上的8 个I/O 口相连,由下面 的硬件原理图可以看出,当按键作为FPGA 的输入信号脚时,拨档开关处在下方时输入信 号“0”,当拨到上方输入信号“1”。其硬件原理图和约束文件如下所示: 拨档开关模块硬件原理图 其约束文件: 二、拨码开关: 8位拨码开关处在下方时输入信号“0”,当拨到上方输入信号“1”。其硬件原理图和约束文件如下所示: 拨码开关硬件原理图 ?其约束文件: 三、 DA/AD 板 ? DA 模块 双通道 10 位125MSPS 高速DAC 数据转换,能够直接产生一个高频率的中频信号,高 阻抗输出,适用于单终端或不同模拟输出配置; ? AD 模块 双通道 10 位40MSPS 高速ADC 数据转换,支持高速DMA 数据传输; 输入范围: ? 5V ; 其模块实物图如下图 5 所示: 图 5 AD 与DA 模块 四、总体设计,方案选择。 一、两个拨档开关SW1和SW2选择不同波形: ①拨档开关状态为00时,对应正弦波; ②拨档开关状态为01时,对应双音信号和余弦波; ③拨档开关状态为10时,正交信号和方波; ④拨档开关状态为11,对应三角波; 二、两个拨码开关选择不同频率的波形; ①拨码开关SW9和SW10的拨上拨下(0和1状态)改变对应波形的频率。 五、模块设计 一、Top模块: module Top #(parameter Ndata = 10,//AD DA input an output data width parameter Nbit=8 // ) ( input clk, input rst_n, ////////////DDS control///////////// input we, input [1:0] sel, input [Nbit-1:0] data, input [Nbit-1:0] data1, /////////////DA module/////////////

文档评论(0)

企管文库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档