IBIS模型提供了完整的信号完整性分析.pdfVIP

IBIS模型提供了完整的信号完整性分析.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
IBIS 模型 提供了完整的信號完整性分析 作者:John Olah、Carlos Chavez-Dagostino 和 Sanjeev Gupta 摘要 高速信號完整性模擬的需求 信號完整性(signal integrity )對於從事高資料速率設計的工程 廣泛來說,類比高速信號完整性的特性分析有三項重要的模擬 人員來說,是一項很重要的考量。有一些效應,比方傳輸線的串音 需求: 和耦合延遲,會明顯影響信號的完整性。現在,高速數位電路板設 1) 可處理時域和頻域模型的混合領域模擬器。 計人員可以使用結合時域特殊 IC I/O 緩衝器資訊規格(I/O Buffer 2) 準確的傳輸線結構(最適合以頻域來描述)。 Information Specification ;IBIS )模型與準確的傳輸線模型的設計 3) 終止傳輸結構任一端的驅動器與緩衝器模型(最適合以時域來 工具,來充分瞭解因耦合與延遲所造成的信號失真。 描述)。 以下各節將進一步說明這些需求。 序言 從歷史的角度來看,類比模擬器主要分成兩類:時域 Spice 模 混合領域的模擬 —— 暫態/迴旋 擬器,以及執行線性 S 參數或非線性諧波平衡(Harmonic Balance ) 迴旋(Convolution )就是這類能同時處理時域和頻域模型的混 的頻域模擬器。這兩種模擬領域在它們最擅長執行的模擬類型及最 合領域模擬器。傳統的 Spice 暫態模擬與迴旋模擬之間主要的差 適合再現的電路模型方面,各有優缺點。沒有一個模擬器能夠同時 異,在於兩種分析技術分析電路的分散式頻率相依(frequency- 處理部份高速電路所需的各種時域和頻域模型。提到高速數位設計 dependent )元件的方式。暫態分析完全在時域中執行,所以無法 的電路模擬,我們發現這兩大領域已經開始進行整合;最適合以隨 解釋像微導片模型和S參數區塊等分散式元件的頻率相依行為。在 時間改變的行為特性來描述的數位波形,必須與最適合以頻率響應 暫態分析中,這類元件都是以跟頻率無關(frequency-independent ) 來描述的模型交互作用。在過去幾年,類比設計軟體出現了一些混 的簡化模型來再現,例如具有固定損耗而無色散(dispersion )的 合領域的模擬技術,模擬器不但能同時處理時域和頻域,還可將適 傳輸線與集總等效電路(lumped equivalent circuits )。這些假設與 合每一種領域的模型結合在一起。本文將介紹執行高速信號完整性 簡化作法在低頻的情況下通常是成立的,但在較高的資料速率下則 分析時必須同時採用的模型類型,並說明這些模型在高速記憶體電 會出現錯誤。 路模擬中的應用。 迴旋技術會將分散式元件的頻域資訊轉換成時域,而產生該等 元件的脈衝響應。元件的輸入波形會連同脈衝響應一起迴旋,以產 生輸出信號。擁有集總等效模型的元件,

文档评论(0)

docindoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档