基于VHDL的等精度频率计设计与实现.docVIP

  • 7
  • 0
  • 约2.17万字
  • 约 40页
  • 2017-09-14 发布于广东
  • 举报
毕业设计(论文) 基于VHDL的等精度频率计设计与实现 Design and Realization of the Accurate Cymometer Based on VHDL 长 春 工 程 学 院 摘 要 基于传统测频原理的频率计的测量精度将随被测信号频率的下降而降低,在实用中有较大的局限性,本设计采用单片机AT89C51作为主要的控制单元,用来完成电路的信号测试控制、数据运算处理、键盘扫描和控制数码管显示等功能,待测信号经过LM358放大后又经过74HC14形成系统需要的矩形波,然后送入复杂可编程逻辑器件(CPLD)CPLD进行各种时序控制及计数测频功能,并用8位8段LED进行显示。 关键词 单片机 可编程逻辑器件 频率计 Abstract Based on the traditional principle of measuring the frequency of the frequency of measurement accuracy will be tested with the frequency and reduce the decline in the more practical limitations.SCM AT89C51 use this design as the main control unit, the

文档评论(0)

1亿VIP精品文档

相关文档