- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
长沙理工大学
计算机硬件综合课程设计报告
基本门电路
和数值比较器的设计
吕健辉
学 院 计算机与通信工程 专 业 计算机科学与技术
班 级 085010502 学 号 200550080232
学生姓名 吕健辉 指导教师 肖晓丽
课程成绩 完成日期 2008年1月18日
课程设计任务书
计算机与通信工程学院 计算机科学与技术专业
课程名称 计算机组成原理
课程设计 时间 2007~2008学年第一学期19~20周 学生姓名 吕健辉 指导老师 肖晓丽 题 目 基本门电路和数值比较器的设计 主要内容:利用VHDL设计基本门电路和数值比较电路模块,并使用EDA 工具对进行仿真验证通过、设计、 CPU系统与存储器扩展设计、接口技术应用设计等课题,1)课程设计设计附件()
课程设计成绩评定
学 院 计算机与通信工程 专 业 计算机科学与技术
班 级 计05-02 学 号 200550080232
学生姓名 吕健辉 指导教师 肖晓丽
课程成绩 完成日期 2008.1.18
指导教师对学生在课程设计中的评价
评分项目 优 良 中 及格 不及格 课程设计中的创造性成果 学生掌握课程内容的程度 课程设计完成情况 课程设计动手能力 文字表达 学习态度 规范要求 课程设计论文的质量
指导教师对课程设计的评定意见
综合成绩 指导教师签字 年 月 日
基本门电路 和数值比较器的设计
学生姓名: 指导老师:肖晓丽
摘 要 EDA技术采用硬件描述语言VHDL按模块化方式进行设计,进行编程结构简单,使用方便具有一定的价值。关键字 1 引 言 1
1.1 设计的目的 1
1.2 设计的基本内容 1
2 EDA、VHDL简介 1
2.1 EDA技术 1
2.2 硬件描述语言——VHDL 2
3 设计规划过程 4
3.1基本门电路工作原理 4
3.2数值比较器的工作原理 4
3.3课程设计中各个模块的设计 5
结束语 9
参考文献 11
附录 12
1 引 言
)1.1 设计的本次设计的目的就是在掌握EDA实验开发系统的初步使用基础上,通过,理论联系实际,提高IC设计能力,提高分析、解决计算机技术实际问题的独立工作能力。1.2 设计的EDA 工具对进行仿真验证2 EDA、VHDL简介
2.1 EDA技术
EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪90年代初从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言HDL完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。EDA技术的出现,极大地提高了电路设计的效率和可*性,减轻了设计者的劳动强度。
2.2 硬件描述语言——VHDL
★ VHDL的简介VHDL语言是一种用于电路设计的高级语言。它在80年代的后期出现。最初是由美国国防部开发出来供美军用来提高设计的可靠性和缩减开发周期的一种使用范围较小的设计语言 。但是,由于它在一定程度上满足了当时的设计需求,于是他在1987年成为A I/IEEE的标准(IEEE STD 1076-1987)。1993年更进一步修订,变得更加完备,成为A I/IEEE的A I/IEEE STD 1076-1993标准。目前,大多数的CAD厂商出品的EDA软件都兼容了这种标准。VHDL的英文全写是:VHSIC(Very High eed Integrated Circuit)Hardware Descriptiong Language.翻译成中文就是超高速集成电路硬件描述语言。因此它的应用主要是应用在数字电路的设计中。目前,它在中国的应用多数是用在FPGA/CPLD/EPLD的设计中。当然在一些实力较为雄厚的单位,它也被用来设计ASIC。★ VHDL语言的特点★ VHDL的设计流程用高级语言设计电路的流程在用高级语言来设计电路时,主要的过程是这样的使用文
文档评论(0)