基于LVDS技术的传输接口设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2008年第 1 期 声学与电子工程 总第 89 期 基于 LVDS 技术的传输接口设计 罗乃冬 (第七一五研究所,杭州,310012) 摘要 介绍了 LVDS 接口的原理和优点,接口机的硬件组成以及在设计 LVDS 接口时需注意的事项。 关键词 LVDS ;数据传输;时序 当声呐在海洋中执行任务时,前置预处理机 的电流的方向,接收器(一个差分比较器)测量此 设备接收到的数据不仅需要送往数字信号处理机 电压降的极性,正电压对应逻辑高状态,负电压对 进行实时分析,还经常需要使用数据记录仪将海上 应逻辑低状态。LVDS 的小摆幅差分特性,使其成 各种复杂的信号数据记录下来以供事后分析研究; 为一种高速、低噪声、低功耗技术。相对恒定的小 在数据分析时需要将数据记录仪中记录的数据在 输出电流降低了电源/地噪声,由于信号线对中的 声呐设备上回放出来。由于声呐设备记录的数据量 电流是紧密耦合的电流环,从而降低 EMI 。在某 大,在实时记录和回放过程中需要很高的数据吞吐 些最新的 LVDS 接收器中,匹配电阻直接集成在 率,这就要求在前置预处理机、数字信号处理机和 片内输入 端,如本 文所使用 的 TI 公司的 数据记录仪三者之间建立一个高速、可靠、有效的 SN65LVDM1677 等。 传输接口。本文的任务即是要设计这样一个数据传 输接口,可以将前置预处理机的多通道模拟信号转 换为数字信号,同时传输给数字信号处理机和数据 记录仪,也可将数据记录仪回放的数据转送数字信 号处理机。 1 LVDS 基础 众所周知,无论是模拟信号还是数字信号传 输,差分信号对共模干扰的抑制能力比单极信号更 图 1 LVDS 原理简图 强,采用差分传输方式无疑会使传输系统具有更高 2 硬件组成及功能介绍 的抗干扰能力。本文所采用的 LVDS 传输接口具 有更多的优点。 如图 2 所示,数据传输接口的硬件组成主要 LVDS 接口又称 RS-644 总线接口,是 20 世纪 包括 AD 转换器、数据寄存器、CPLD 和 LVDS 驱 90 年代才出现的一种数据传输和接口技术。LVDS 动/接收器等。模数转换器选用 AD 公司的 16 位 即低电压差分信号,这种技术的核心是采用极低的 ADC ,最高采样率 200kSPS ,将多通道的模拟信 电压摆幅高速差动传输数据,可以实现点对点或一 号转换为 16 位的并行数据存储在数据寄存器中; 点对多点的连接,具有高速率、低噪声、低电磁干 CPLD 选用 Xilinx 公司的 CoolRunner-II 系列,其 扰、低功耗、低成本等特点,其传输介质可以是铜 主要完成数据在 AD 转换器、数字信号处理机和数 质的 PCB 连线,也可以是平衡电缆。目前,LVDS 据记录仪三者之间传输的时序以及传输的方向管 在各个领域得到了越来越广泛的应用。 理,产生 AD 转换的采样时钟、数据寄存器的锁存 一个简单的 LVDS 传输系统由一个驱动器和 /输出时钟、数据输出的主时钟和批同步时钟等; 一个接收器通过一段匹配阻抗为 100 Ω 的导体连 LVDS 接 口 器 件 使 用 的 是 TI 公 司 的 接而成,如图

文档评论(0)

docindoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档