- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子发烧友 电子技术论坛
电荷泵锁相环的VHDL-AMS 行为建模与仿真
林伟松 秦华标
(华南理工大学电子与信息学院 广东广州 510640)
摘要:片上系统 SOC 是集成电路 IC 设计的一个重要方向。越来越多的 SOC 集成有模拟和数
字设计。VHDL-AMS 语言为模拟和混合信号系统提供了一种统一的建模仿真方法。本文在详
细分析电荷泵锁相环结构的基础上,建立了一个完整的电荷泵锁相环 AMS 模型。仿真结果表
明本文所建立的模型能准确反映出实际锁相环的有关特性。
关键词:锁相环, VHDL-AMS,建模,仿真,行为级
中图分类号:TN 911.8,TP391.9 文献标识码:A
Behavioral Modeling and Simulation of Charge Pump PLL
based on VHDL-AMS
Lin Weisong, Qin Huabiao
(School of Electronic and Information Engineering ,South China University of
Technology, Guangzhou, Guangdong 510640)
Abstract: System-On-a-Chip(SOC) is one of the most important directions of IC design.
More and more SOCs integrate analog and digital designs. VHDL-AMS provides a uniform
modeling and simulation method for analog and mixed signal system. This paper
presents a whole Charge Pump Phase-Locked Loop (PLL) behavioral model after detailed
analysis on its characteristics. The simulation results are accurately reflected
the characteristic of a real PLL by this model.
Keywords : Phase-Locked Loop, PLL, VHDL-AMS, modeling, simulation, behavior level
1. 引言
随着混合片上系统 SOC的快速发展,设计的仿真和验证成了系统设计者必须要面对的一
个重要问题。传统的 SOC 验证方法是基于混合信号集成电路进行仿真的,其中系统的模拟电
路部分采用 SPICE 进行建模,数字电路部分使用 HDL 进行建模。使用 SPICE的仿真方法虽然
具有较高的仿真精度,但是其仿真速度无法满足产品开发的时间要求,同时这种模数独立仿
真的方法,造成了 SOC系统验证的不充分、系统内部的各种效应被忽视。现今,对模拟和数
字混合系统进行行为建模越来越受欢迎,主要是因为采用这种 top-down 方式对 SOC 进行建
模可以使得系统设计者加快设计进程,减少仿真时间,从而节省设计的成本。
数字硬件描述语言 VHDL93 在数字 IC 设计领域中取得了很大的成功。由于 VHDL93 不
能用于模拟和混合信号系统设计,为适应混合 SOC 的发展,IEEE 在原 VHDL93 的基础上对
其进行扩展,制定出支持模拟和混合信号描述的语言 VHDL 1076.1-1999,也常被称为
VHDL-AMS(VHDL Analog and Mixed-Signal)[1,2] 。这是一种统一的描述语言,提供了有效
的方法对数字,模拟和混合信号系统进行描述。
锁相环是一个负反馈闭环系统,它广泛地用于频率合成和信号恢复电路中。尽管锁相环
相关的理论已经比较完善,但是设计出一个高性能低功耗的锁相环仍是现代集成电路设计的
一个热点。本文的主要目的就是使用 VHDL-AMS 语言设计一个电荷泵锁相环的模型,并对该
模型的性能进行仿真分析。
2. VHDL-AMS 语言简介
VHDL-AMS 是 VHDL93 语言的扩展,支持混合信号系统的描述,
您可能关注的文档
最近下载
- 妇科手术切口脂肪液化管理中国专家意见(2025年版)解读PPT课件.pptx VIP
- 卫生部修订病历书写基本规范(全文).pdf VIP
- 学术论文写作与规范课件(1).pptx VIP
- 2025年济南市中考英语试题卷(含答案解析).docx
- 【《社交媒体对旅游目的地营销传播的影响实证研究》20000字(论文)】 .pdf VIP
- 【安全类】卸料平台监理实施细则.docx VIP
- 标准图集-08SS523-建筑小区塑料排水检查井.pdf VIP
- 富士达各功能电梯地址码(1)(1).pdf VIP
- 建筑地面工程防滑技术规程.docx VIP
- 乡村振兴及人居环境整治工程施工图设计总说明.docx VIP
文档评论(0)