高性能MD5算法IP核的设计空间探索与分析.pdfVIP

高性能MD5算法IP核的设计空间探索与分析.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CN43一lZ58/TP 计算机工程与科学 2009年第31卷第 11期 ISSN 1007—130X COMPUTERENGINEERINGSCIENCE Vo1.31.No.11。2009 文章编号:1007—130X(2009)11-0058—04 高性能 MD5算法 IP核的设计空间探索与分析 DesignSpaceExplorationandAnalysis ofHighPerformanceM D5IP Core 原 昊,吴 东,谢向辉 YUAN Hao。W UDong。XIE Xiang-hui (江南计算技术研究所,江苏 无锡214083) (JiangnanInstituteofComputingTechnology,Wuxi214083。China) 摘 要:本文以BluespecSystemVerilog高层硬件描述语言为工具,对MD5核心算法进行了设计空间探索,实现 了全 展开组合逻辑、全展开流水线、循环迭代、流水化的循环迭代四种结构,测试和分析了各种结构的性能和面积指标,完整掌 握了MD5IP核的设计空间的各项参数。 Abstract:Thispaperusesahigh-levelhardwaredescriptionlanguagecalledBluespecSystemVerilogasthebasictool, takesadesignspaceexplorationofthehardwareimplementationoftheMD5algorithm,implementsfourdifferentarchitec— tures,testsandanalyzestheperformanceandareaoccupationofthefourarchitectures,andgetsthecompleteparametersof thedesignspaceforMD5IPCores. 关键词:MD5;BluespecSystemVerilog;高性能加速计算 Keywords:MD5;BluespecSystemVerilog;highperferrnanceacceleratedcomputing doi:10.3969/j.issn.1007—130X.2009.11.015 中图分类号:TP3O9 文献标识码 :A 来表示状态变化的动作 (Action)。一个 Bluespec程序的运 1 引言 行过程可以描述为规则执行的序列,由于规则具有原子性, 因此在保证语义正确的前提下,多条规则可以并行地执行。 MD5报文摘要算法是 目前应用最广泛的安全散列算 在Bluespec中,模块的接VI并不是由端 口(Port)来表示的, 法,广泛应用于网络消息认证、完整性检测等方面。随着网 而是用方法 (method)描述接 口的行为以及实施 的条件, 络通信带宽的日益增长,对高效 MD5算法实现的需求 日 Bluespec通过方法的条件来保证方法是否可以被调用。方 益增长,而传统的软件实现越来越难 以满足迅速增长的性 法的使用提高了设计的抽象层次,并减少了对于模块的错 能需求,因此通过硬件来实现高速 MD5算法就成为必然。 误使用。目前Bluespec已经应用于一些大型的设计[1]中, 目前主要的硬件设计方法是基于RTL级的Verilog等硬件 一 些现有的工作_2]表明,Bluespec实现的设计与RTL级的 描述语言的,但由于其抽象层次较低 ,设计和调试的难度都 设计在性能和资源上基本相当

文档评论(0)

好好学习 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档