数字时钟的设计数字电子技术课程设计模板.docVIP

数字时钟的设计数字电子技术课程设计模板.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术课程设计报告 设计课题: 姓 名: 学 院: 工学院 专 业: 电气工程 班 级: 12级( )1.设计的任务与要求…………………………………………………………………1…………………………………………………………………1 3.单元电路的设计和元器件的选择…………………………………………………5 3.1 六进制电路……………………………………………………………6 3.2 十进制计数电路的设计………………………………………………………6 3.3 六十进制计数电路的设计……………………………………………………6 3.4双六十进制计数电路的设计…………………………………………………7 3.5时间计数电路的设计…………………………………………………………8 3.6 校正电路的设计………………………………………………………………8 3.7 时钟电路的设计…………………………………………………………8 3.8 整点报时电路的设计…………………………………………………………9 3.9 主要元器件的选择…………………………………………………………10 4.系统电路总图及原理……………………………………………………………10 5.经验体会…………………………………………………………………………10 参考文献……………………………………………………………………………11 附录A:系统电路原理图……………………………………………………………12 附录B:元器件清单…………………………………………………………………13 《数字电子技术》课程设计任务书 (五) 数字时钟的设计 1. 设计的依据: 1.1 设计的要求及参数: 1)、设计一个具有时、分、秒计时,6位数字显示的时钟电路。 2)、具有校时功能。 3)、具有整点音乐自动报时功能。 4)、以时钟电路为基础、设计具有固定时间的自动打铃器。 1.2 设计的原理框图: 2、具体设计参数 自动打铃作息时间 9:00 11:30 2:30 5:30 3. 设计的任务、时间安排: 3.1 理论设计及撰写设计说明书时间:7天; 3.2 电路图的计算机绘图、电路设计修改时间:3天; 3.3 答辩时间:1天。 4. 课程设计说明书的书写要求: 4.1 设计说明书的内容: 包括课题名称、任务与要求、总体方案的构思与选定(画出系统框图)、单元电路的设计,(包括元器件选定和参数计算)、用计算机绘制总电路图、列出元器件清单。 4.2 说明书的格式: 要有封面、目录、摘要、关键词、正文、参考文献等、其中目录、摘要及关键词、参考文献这三部分各自要单独放在一页,参考文献的书写请参考课程设计指导书的书写规范。正文的字数要求不少于4000字。 设计指导教师: 数字电子钟的设计 1. 设计的任务与要求 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计数字钟就是为了了解数字钟的原理,从而学会制作数字钟。而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法。且由于数字钟包括组合逻辑电路和时叙电路。通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。 1.1设计指标 1. 时间以12小时为一个周期; 2. 显示时、分、秒; 3. 具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 4. 计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时; 5. 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。 1.2 设计要求 1. 画出电路原理图(或仿真电路图); 2. 元器件及参数选择; 3. 编写设计报告 写出设计的全过程,附上有关资料和图纸,有心得体会。 2. 系统总体设计 2.1 数字钟的系统设计 数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。 图1 数

文档评论(0)

mx597651661 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档