第十讲EDA技术的高级应用.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第十讲 EDA技术的高级应用 教学课时:3学时 教学内容: 1、 参数化模块库的使用(1学时) 2、 锁相环模块和SignalTap的使用(1学时) 3、 实例设计:智力抢答器的设计与分析 4、 问题思考(1学时) 1、参数化模块库 LPM 的使用 LPM Library of Parameterized Modules 即参数化的宏功能模块库。应用这些功能模块库可以大大提高IC设计的效率。在Quartus II中调用LPM库函数非常方便,用户既可以在图形输入法中直接调用,也可以在VHDL源文件中调用。 Quartus II? 的LPM库所在的目录是\altera\quartus60\libraries\megafunctions 。 LPM库单元列表 门单元模块 lpm_and 参数化与门 ? lpm_bustri 参数化三态缓冲器 ? lpm_clshift 参数化组合逻辑移位器 ? lpm_constant 参数化常数产生器 ? lpm_decode 参数化译码器 ? lpm_inv 参数化反向器 ??lpm_mux 参数化多路选择器 ? busmux 参数化总线选择器 ? mux 多路选择器 ? lpm_or 参数化或门 ? lpm_xor 参数化异或门 算术运算模块 lpm_abs 参数化绝对值运算 ? lpm_add_sub 参数化的加/减法器 ? lpm_compare 参数化比较器 ? lpm_counter 参数化计数器 ? lpm_mult 参数化乘法器 存储器模块 lpm_ff 参数化D触发器 ? lpm_latch 参数化锁存器 lpm_ram_dq 输入输出分开的参数化RAM ? lpm_ram_io 输入输出复用的参数化RAM ? lpm_rom 参数化ROM ? lpm_shitreg 参数化移位寄存器 ? csfifo class “style8” 参数化先进先出队列 ? csdpram 参数化双口RAM 其它功能模块 pll 参数化锁相环电路 参数化模块库 LPM 的使用例子 下面通过设计一个8位二进制计数器(其计数脉冲为clk,计数输出为y,计数满时输出信号为cout)说明如何利用LPM参数模块库来设计数字电路的过程。 (1)在原理图中使用LPM,具体操作见演示。 (2)仿真。 参看例子C:\altera\quartus60\sample\第十讲例子\lpm.bdf,仿真的波形文件为lpm.vwf 2、锁相环模块的使用 例:设计一个8位计数器,其计数脉冲的频率为10MHZ,计数输出值为y,复位信号为clr,计数满时输出信号为cout。请用锁相环模块将50MHZ的时钟分频为10MHZ作为计数器的时钟,再利用LPM参数化模块库设计一个满足要求的8位计数器。 要求:用my_pll.vhd作为顶层实体,用元件例化的方式调用LPM模块生成的8位计数器VHDL文件,调用锁相环模块生成的分频器VHDL文件。 参看例子C:\altera\quartus60\sample\第十讲例子\my_pll.vhd,仿真的波形文件为my_pll.vwf,计数器文件为lpm_counter0.vhd,分频器文件为pll.vhd. 3 智力抢答器的设计与分析 1、系统要求 1 设计制作一个有4组参赛者的数字智力抢答器,每组设置一个抢答按钮。 2 主持人将系统复位并发出抢答指令后,若参加者按抢答开关,则该组指示灯亮并显示组号。电路应具备自锁功能,某组抢答成功后,应使别组的抢答开关不起作用。 2、系统设计思路 4、问题思考 请设计一个3位的BCD码计数器,计数器的输入为CLK(时钟信号),clr(异步复位清0信号),输出为y[11..0] 3位BCD码输出),输出信号co当计数满时为1。 计数器从0开始计数,计数到学生的学号的后3位停止。 * * 抢答器 S1 S2 S3 S4 start Dout[3..0] seg[6..0] 工作原理:主持人按下start按钮后,开始抢答。开关S1-S4中先按下者的对应LED指示灯Dout[3..0]亮,并用seg[6..0]输出组号1-4. 设置进程如下: 进程1:检测S1,S2,S3,S3,start按钮是否按下,若start按钮按下,则设置允许抢答标志flag ‘1’,否则若S1-S4均未按下,则flag ‘0’. 进程2:检测S1,S2,S3,S4,start按钮是否按下,根据情况设置指示灯. 进程3:根据按下的按钮的情况设置数码管. 具体代码参见C:\altera\quartus60\sample\第十讲例子\4人抢答器\lx10.vhd 2位BCD码计数器的例子代

文档评论(0)

docindoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档