- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种基于软件无线电的通用调制器的设计和实现
2008年10月2日 12:20??电子技术应用??作 者:单亚娴?王华?匡镜明
??? 上世纪90年代发展起来的软件无线电SDR(SoftwareRadio/Software-DefinedRadio)的基本思想是:构造一个具有开放性、标准化、模块化的通用硬件平台,将各种功能用软件完成。这是一种全新的思想,它一经提出就受到了广泛的重视。但是,到目前为止,各国对软件无线电的研究还非常有限。由于软件无线电实现的前提是高度数字化,而现阶段的器件水平还不能达到要求,同时软件无线电的设计还缺乏统一标准,因而只能利用软件无线电的思想,根据系统要求,对其结构适当调整,进行系统设计。
??? 本文采用可编程器件和专用器件相结合的设计方法和分层的设计思想,给出了一种基于软件无线电的通用调制器的设计和实现方法,并给出了系统的测试结果。
??? 1总体设计方案
??? 1.1总体方案框图
??? 通用调制器总体方案框图如图1所示。
??? 系统使用的主要器件有四个:通用DSP、可编程逻辑器件(FPGA)、可编程数字上变频器和D/A变换器。其中的两个主要芯片:通用DSP和FPGA均为通用可编程器件。这样,在系统设计时,存在着通用器件的功能定义问题。为了使系统的功能在器件之间进行合理的分配,充分、有效地利用芯片资源,并使系统设计简单、清晰,在软件无线电体系结构的基础上采用了分层的设计方法,将系统的结构分为三层:接口层、配置层和处理层。
??? (1)接口层
??? 接口层用来与外界通信,控制整个系统的工作模式。接口采用DSP的主机并口(HPI)。图1所示的外部控制器为PC机,即PC机的并口与DSP的HPI口相连并通信,将系统工作模式的控制参数传递给DSP。需要指出:任意带并口通信方式的器件或仪器均可代替PC机,控制系统的工作模式。
??? (2)配置层
??? 配置层用来给处理层配置参数,由通用DSP完成。DSP根据其主机并口接收到的控制参数调用相应的程序,计算出配置层所需要的各个参数值,并产生相应的时序信号,将计算结果配置给可编程器件FPGA和数字上变频器。
??? (3)处理层
??? 处理层由FPGA、数字上变频器和D/A转换器组成。当FPGA和数字上变频器的参数配置完后,处理层脱离配置层单独工作。由FPGA产生对应特定比特流、特定调制方式的I、Q信号,并产生特定的时序信号将I、Q信号写入数字上变频器完成调制过程,再由D/A转换器将数字信号变为模拟已调信号输出。
??? 1.2系统的工作过程
??? 系统的工作过程和图2所示。
??? 系统的初始状态是DSP等待主机接口(HPI)中断。当DSP接收到主机接口中断后,调用中断程序。这个中断程序将使DSP执行以下几步:
??? (1)首先将DSP的XF脚置高,这个信号变低可以使处理层退出工作状态,进入参数配置状态,同时放弃总线,并使DSP获得总线控制权;
??? (2)DSP从主机并口接收控制系统工作模式的有关参数;
??? (3)DSP计算处理层需要的各项参数;
??? (4)DSP将参数写入处理层相应的地址;
??? (5)DSP将XF脚置低,放弃总线控制权,并使处理层接管总线,进入工作状态。 6)DSP重新进入等待主机接口中断状态。系统随时可以根据需要改变工作模式,重新配置参数。
??? 2硬件实现
??? 系统的硬件结构比较简单,与总体方案框图的结构基本相同。主要器件有:TI公司的DSP芯片TMS320VC5402、ALTERA公司的FPGA芯片EPF10K30RC240、HARRIS公司的数字上变频器HSP50215和D/A转换器HI5741。
??? 2.1接口设计
??? 本设计充分考虑了系统与外界接口的设计,使系统具有很好的开放性和灵活性。
??? TMS320VC5402的8-bit并行主机接口包含了许多控制信号线,使得它可以通过两个触发器与25针的并口直接相连。外部的设备或器件可以通过这个并口方便地控制系统的工作模式和状态。
??? 在EPF10K30的内部逻辑设计中,有一个随机比特流产生模块,在这个模块中也设计了比特流信号的输入接口,使系统既可以对自身产生的比特流进行调制,也可以对外部输入的比特流进行调制。
??? 另外,在EPF10K30和HSP50215的参考时钟输入引脚也设计了外部接口,通过这些接口可以用外部时钟信号方便地控制系统工作的参考时钟,适应用户的需求。
??? 2.2总线控制
??? 总线控制包括两个方面:总线的电平转换和总线控制权交接。
??? 由于HSP50215和EPF10K30均为+5VTTL器件,而TMS320VC5402的管脚为+3VTTL电平,因而需要进行电平转换。所使用的芯片为
文档评论(0)