DDS信号源的设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子技术课程设计说明书 题目: DDS信号源的设计 学生姓名: 鲍帅 学 号: 201206090209 院 (系): 电气与信息工程学院 专 业: 网络工程122 指导教师: 张俊涛 2014年12月18日 目 录 一. 设计任务与要求 2 1.1 设计任务 2 二. 设计方案论证 2 2.1 可选方案 2 2.2 方案比较 2 2.3 设计过程 2 2.3.1 设计过程 3 2.3.1 设计过程 3 2.3.1 设计过程 3 三. 单元电路设计 3.1频率控制字产生电路 4 3.2相位累加及锁存电路 5 3.3 正弦函数表 6 3.4 D/A转换电路 7 3.5 低通滤波电路 8 3.6 555脉冲产生电路 8 3.7 消抖电路 9 3.8 电源滤波 10 3.9 总原理图 11 3.10 元器件清单 12 四、测试与调试 12 4.1.在Proteus中的仿真结果 12 4.2.存在的问题及改进意见 13 五、总结与体会......................................................................................................................13 一.设计任务与要求 1.1 设计任务 设计一个正弦波信号具体要求如下: 输出信号的频率范围为~1500Hz,步进为10Hz。要求输出信号无明显失真。 发挥部分: 矩形波和三角波进一步扩大输出信号范围减小步进频率。 由于相位累加器是N比特的模2加法器,正弦查询表ROM中存储一个周期的正弦波幅度量化数据,所以频率控制字M取最小值1时,每个2n时钟周期输出一个周期的正弦波。所以此时有f0=fc/2n, 式中f0为输出信号的频率,fc为时钟频率,n为累加器的位数。 更一般的情况,频率控制字是m时,每2n /m个时钟周期输出一个周期的正弦波。所以此时有:f0=(m×fc)/ 2n,式中f0为输出信号的频率,fc为时钟频率,n为累加器的位数,m为频率控制字。这个是DDS系统最基本的公式之一。由此可以得出: 输出信号的最小频率(分辨率)为:f0min= fc / 2n 输出信号的最大频率为:f0max=(Mmax×fc)/ 2n DAC 每信号周期输出的最少点数为:K=2n / Mmax 当 N 比较大时,对于很大范围内的 M 值,DDS系统都可以在一个周期内输出足够的点,保证输出波形失真很小。 2.3.2 基本参数确定 本次课程设计选用8位的相位寄存器,即N取8。则可以算出响应的参数: Fc= f0min×2n=100HZ×28=25.6KHZ 频率控制字为从1~15 2.3.3 器件选择 1)需要产生15个不同的频率控制字,则选用16可逆计数器74LS193 2)相位累加器采用加法器与寄存器结合的方式,选用市面常用的74LS283两片级联成八位加法器,寄存器选用8为寄存器74HC574。 3)存放正弦函数表采用可电擦除的E2PROM,本次选用AT29C512。 4)D/A转化器采用市面常见的DAC0832。同时选用与DAC0832配合使用的运算放大器NE5532。 三.各单元电路及其工作原理 3.1频率控制字产生电路 如图3-1,使用十六进制可逆计数器74LS193产生0~15的频率控制字,预置数的四个脚(15、1、10、9脚)统一置低电平(接地),预置数脚(11脚)接高电平,计数增和计数减(5脚和4脚)分别接两个按键,复位端(14脚)接如图复位电路,输出端(3、2、6、7脚)接到下一级电路,进位和借位端(12脚和13脚)不接。此电路可以通过按键来使输出端产生想要的频率关键字。 3.2相位累加及锁存电路 如图3-2,此电路中的74LS283为四位二进制超前进位全加器 3.3 正弦函数表 存放正弦函数表的器件选择可电擦除的E2PROM,它为存储容量: 512 KB 3.10元器件清单 元件名称 型号 数量 备注 触发器 74LS14 1个 计数器 74LS193 1个 加法器 74LS283 2个 锁存器 74HC574 1个 E2PROM AT29C512 1个 D/A转换器 DAC0832 1个 运算放大器 NE5532 1个 555模块 NE555 1个 普通电阻 10K 2个 普通电阻 1K 1个 普通电阻 200欧 2个 电位器 20K 2个 点位器 10K 1个 陶瓷电容 103 6个 电解电

文档评论(0)

mx597651661 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档