DSP_FPGA折反射全景视频处理系统中双核高速数据通信.pdfVIP

DSP_FPGA折反射全景视频处理系统中双核高速数据通信.pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第32 卷第3 期 电 子 与 信 息 学 报 Vol.32No.3 2010 年3 月 Journal of Electronics Information Technology Mar.2010 DSP+FPGA 折反射全景视频处理系统中双核高速数据通信 李 乐 熊志辉 王 斌 张茂军 陈立栋 (国防科学技术大学信息系统与管理学院 长沙 410073) 摘 要:对于嵌入式折反射全景视频处理系统,由于计算量大,一般采用多处理器协同的结构,但在该结构下多个 处理器之间需要进行高速的数据通信。该文提出一种基于 DSP+FPGA 架构的双核高速数据通信方法,该方法通 过基于地址总线的控制指令编码解析方法协同双核工作,通过逆向波形分析和基于乒乓缓存的间接 DMA 通信方 式,实现DSP 与FPGA 之间的双核DMA 数据通信。实验结果表明,使用上述方法实现的DSP 与FPGA 之间数 据通信速度高达585 MBps。 关键词:数据通信;双核;全景;DMA;FPGA;DSP 中图分类号:TP274; TN919 文献标识码:A 文章编号:1009-5896(2010)03-0649-06 DOI:10.3724/SP.J.1146.2009.00329 High-Speed Data Communication Between DSP and FPGA in Embedded Panoramic Video Processing System Li Le Xiong Zhi-hui Wang Bin Zhang Mao-jun Chen Li-dong (College of Information Systems and Management, National University of Defense Technology, Changsha 410073, China) Abstract: As the huge computational loads of panoramic video processing, most of the embedded panoramic video processing system are based on multi-cores. The problem of high-speed data communication between multi-cores must be solved. A high-speed data communication method between DSP and FPGA is proposed. In order to realize high-speed data communication, the address-bus is used to transport commands, the wave of data communication between dual-cores in DMA mode is analyzed and simulated. The experiments show that the data transmission speed is up to 588 MBps between DSP and FPGA by using those methods. Key words: Data communication; Dual-cores; Panoramic; DMA; FPGA; DSP 用流水线的技术,设计了每秒可处理50 帧分辨率为 1 引言 240 ×320 的视频图像的嵌入式系统。 全景视频技术可以在任意时刻同时获取周围 但是,在这

文档评论(0)

ygxt89 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档