8位RISC微处理器的设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目 录 摘 要I AbstrctII 第一章 绪论1 1.1课题研究的背景1 1.2国外微处理器的研究现状2 1.3国内微处理器的研究现状3 1.4课题的目的和意义5 1.5课题的内容5 第二章 RSIC MPU的体系结构与指令集分析6 2.1 MPU的体系结构6 2.1.1通用寄存器8 2.1.2特殊功能寄存器9 2.2 RISC MPU的时序设计14 2.3指令集16 2.3.1指令类型16 2.3.2 寻址方式17 2.3.3 指令格式18 第三章 RISC结构的MPU的模块设计21 3.1指令寄存器21 3.2指令译码单元(IDEC)24 3.2.1指令译码器的工作原理24 3.2.2 指令译码器的结构26 3.2.3指令译码模块的仿真27 3.3 算术逻辑单元(ALU)28 3.3.1 ALU模块的顶层框图29 3.3.2 ALU单元的电路结构30 3.3.3乘法器的设计30 3.3.4 ALU模块的仿真验证36 3.4 I/O端口电路37 3.5 PC和堆栈40 3.6定时器、计数器TMR0和WDT43 3.7复位模块47 3.8程序存储器(ROM)49 3.9数据存储器RAM50 3.10中断控制电路51 3.10.1 中断源51 3.10.2 中断允许控制51 3.10.3 中断程序53 第四章RISC MPU的性能分析56 第五章 结论58 致谢59 主要参考文献:60 附录62 攻读硕士期间发表研究论文72 摘 要 摘 要 摘摘 要要 8位微处理器是应用广泛的一类微处理器,而精简指令集(RISC)与以往的复杂 指令集(CISC)相比,不仅简化了指令系统,而且是通过简化指令系统使计算机的 结构更加简单合理,缩短了处理每条指令的周期,从而提高了运算速度。但目前 市场上8位微处理器的主流产品仍然是国外的,所以我国应开发出更多具有自主 知识产权的MCU产品。基于此基础上,本文对微处理器的设计做了有益的尝试。 本文通过对微处理器的体系结构、主要模块的内部结构,以及微处理器的工 作原理的研究。完成了一款8位微处理器的设计及仿真验证,所设计的微处理器 在指令上与EM78P153S相兼容,该指令集为精简指令集(RISC),包含56条指令, 结构上采用哈佛结构。 实现上主要采用自顶向下的设计方法,用硬件描述语言Verilog HDL完成了 所有功能模块的RTL级描述,通过ModelSim SE对代码进行仿真来验证其功能的 正确性,并用Synplify对RTL级代码进行综合。 本文的创新之处是对数据通道的关键模块ALU中乘法器的设计,采用一种新 的树型结构,有效的降低了传统华莱士树型结构的延迟,使延时降低了8%,从而 提高了运行速度。 关键词:RISC MPU 哈佛结构 Verilog HDL I Abstrct Abstrct AAbbsst

文档评论(0)

ww88666 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档