高速数字电路测试的关键技术-Timing的研究.pdfVIP

高速数字电路测试的关键技术-Timing的研究.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子测量与仪器学报 2006年增刊 i m i 高速数字电路测试的关键技术一T ng的研究 曹伟洲 周天 (中国船舶重工集团公司测控技术部,武汉430074) 摘要:通过的Timing的实现与研究,利用该项技术全面提升高速数字电路测试模块的性能与指标,增强高速数字电路的测 试能力,同时由于国际数字电路测试标准中对Timing作了具体的要求与规定,该项技术的实现有利于数字电路测试与国际 标准接轨与兼容。 关键宇:Timing高速数字电路测试PXI of Circuit KeyTechnologyDigital Test--Timing CaoWreizouZhouTiall (Test China) TechnologyDevelopmentDepartment,CSIC,Wuhan,430074 a howto aPXI I/Ocard the Abstract:This ofthe anddescribes paperpresentssummaryTiming design digital usingTiming.The is of circuit the to the test,Thus,weusingtimingtechnologydesign Timingkey-technologyhigh·speeddigital suggest digital I/Ocardand withIEEE1445Standardfor Test Format. compatible DigitalInterchange circuit I/O. Keywords:Timing,highspeeddigital test,PXI,digital 数字电路的测试中一个关键的技术是Timing 动意TI_l_G示童围 的实现技术,所谓Timing简而言之就是指信号具体系统时钟周期 窗口打开和关闭耳寸问 驱动建立和退岛时闷 什么时刻发送和什么时刻被接受。一般来所,一个 Timing包括如下内容: · 系统时钟周期; · 驱动相位的建立和返回时间: P雏e’n1 阳船舶2 陌啦∞3 P删,em4 · 检测相位的建立和返回时间; 在高速数字电路的测试中Timing的设置和处理 非常重要,对于被测数字电路的性能指标,如信号 建立时间,信号的保持时间等都是通过Timing来实 动态的数字信号测试要求用户控制信号什么 现测试的。目前,国内和国际上衡量一个数字测试 时候发送到OUT(被测试单元)和什么时候从UUT 接受信号。这样,用户就必须设置如下一些参数: 仪器档次的主要指标就是其是否具有Timing功能。 同时,在国际数字电路测试标准格式(IEEE Timing的数量、

文档评论(0)

gubeiren_001 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档