- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第一章 Max+ Plus II 软件使用简介
1.1 启动Max+ Plus II
双击桌面上如图1–1所示的快捷方式,进入Max +Plus II的管理器窗口,如图1–2所示。
图1–1 Max+ Plus II 快捷方式
图1–2 Max +Plus II 的管理器窗口
1.2 建立源文件
建立源文件的方法有原理图输入法和VHDL语言描述法。
1.原理图输入法
(1)建立项目文件:在图1–2所示的界面中,选择FileNew菜单,弹出如图1–3所示的选择文件类型对话框。
Graphic Editor file----建立图形文件
Symbol Editor file----建立符号文件
Text Editor file----建立文本文件(即VHDL文件)
Waveform Editor file----建立波形文件
图1–3 选择文件类型
在图1–3所示的对话框中选择Graphic Editor file,弹出如图1–4所示的编辑器界面并存盘,文件名为CNTM12.GDF。
图1–4 图形输入法编辑器界面
下面用74161设计一个模为十二的计数器为例,详细介绍原理图输入法的使用过程。
在图1–4所示的编辑器界面中,双击鼠标左键,弹出如图1–5所示的选择元件对话框,其中
prim----Altera图元库,基本的逻辑块器件,如各种门,触发器等
mf----宏功能库,包括74系列逻辑器件,如74161
mega_lpm----参数化模块库,包括参数化模块,功能复杂的高级功能模块,如可调模值的计数器,FIFO,RAM等
edif----宏功能库,和mf库类似
(2) 添加图元:在图1–5所示的对话框中双击d:\maxplus2\max2l ib\mf,在下拉列表中选择您想输入的图形元件,然后双击选中的元件或选择OK,该元件即可放入编辑器中。本例中选中的是74161,在元件周围有红色的实线,为元件选中状态,单击面板任意一处取消选中状态。若删除元件,按住鼠标左键,确定左上角,拖动鼠标,将要删除的元件框起来,放开鼠标,这时在元件的周围出现红色的实线,按Del键即可删除。
在图1–5所示的对话框中双击d:\maxplus2\max2l ib\ prim,选择NOT、GND、 NAND3、OUTPUT和INPUT图元,放置在编辑器中,得到的原理图如图1–6所示。
(3)连接导线:将鼠标指针移至74161的LDN端,鼠标指针变成十字形,按住鼠标左键移至NOT的a端,松开鼠标左键即该导线连接;按此方法连接其它的导线。图1–5 选择元件
图1–6 在面板上放置图元
放置输入输出端口标号,例如要将左上角第一个输入端口标号PIN_NAME改CLK,双击PIN_NAME使成为可编辑状态,改为CLK即可,按照此方法修改其他标号,得到最终的原理图如图1–7所示。
图1–7 最终的原理图
(4)将设计项目文件设置成当前项目文件
在如图1–8所示的界面中,选择菜单“FileProjectSet Project to Current File”命令,即将当前设计文件设置成当前项目文件。
图1–8 将文件设置成当前项目文件
(5)选择目标器件并编译
为了获得与目标器件对应的、精确的时序仿真文件,在对文件编译前必须选定最后实现本项目的目标器件,在MAX+plusII环境中需选用Altera公司的FPGA或CPLD。
在“Assign”菜单中选择器件“Device”项,其对话框如图1–9所示。下拉列表框
图1–9 选择最后实现本项目的目标器件
“DeviceFamily”选择器件系列,首先应该在此框中选定目标器件对应的系列名,如EPM7128S对应的是MAX7000S系列;EPFlOKl0对应的是FLEXlOK系列等。为了选EPF10K10LC84-4器件,应将该列表框下方标有“ShowonlyFastestSpeedGrades”选项的“√”消去,以便显示出所有速度级别的器件。完成选择后,单击“OK”按钮。
最后启动编译器。选择MAX+plusⅡCompiler菜单(如图1–10所示),此编译器的功能包括网表文件提取、设计文件排错、逻辑综合、逻辑分配、适配(结构综合)、时序仿真文件提取、编程下载文件装配等。
图1–10 对项目文件进行编译、综合和适配等操作
单击“Start”开始编译,如果发现有错,排除错误后再次编译。
(6)时序仿真
接下来应该测试设计项目的正确性,即逻辑仿真,具体步骤如下:
建立波形文件:首先建立一个波形测试文件,选择FileNew菜单,再选择图1–3对话框中的Waveform Editer file选项或选择Max+ Plus II-Waveform Editer,打开波形编辑窗口,如图1–11所示。
图1–10
文档评论(0)