基于16+bit+SigmaDelta模数转换器数字滤波器设计.pdfVIP

  • 22
  • 0
  • 约2.79万字
  • 约 7页
  • 2017-08-31 发布于安徽
  • 举报

基于16+bit+SigmaDelta模数转换器数字滤波器设计.pdf

第31卷第4期 电子器件 V01.31No.垂 Chinese Of 2008年8月 JournalElectronDevices Aug.2008 Filter for16bit Convertor DigitalDesign Sigma-DeltaA/D ZHAO Hong-liang,LjUYing-hui,ZHAOYi-qiang’ 110036,China) (CollegeofPhysics,LiaoningUniversity,Shenyang introducesaclassof FIRdecimatorsfor Abstract:This con- paper multi—stage sigma-deltaanalog-to-digital thelow combfiltersstructure,thecombfilterhas5timesless vertor.Byusing powerpolyphase proposed toconventionalCIC filter.And thestructureofthe can powerconsumingcompared byoptimizing circuit,it save tolOWcostandlOW SNRofthefilteris99dB,andit 35%chiparea,leading powerconsumption.The canrealize16bitsresolutionconvertor. A/D decimation Keywords:sigma-deltamodulator;digitalfilter;FIR EB蛔C:1270F bit 基于16 赵宏亮,刘兴辉,赵毅强。 (辽宁大学物理学院,沈阳110036) 摘 结构来代替传统的CIC滤波器结构,使得梳状滤波器部分的功耗降低近5倍。通过对滤波器电路结构的优化,可节省35%的 芯片面积占用量。经过仿真及FPGA验证,该滤波器的信噪比达到99dB,可以实现16位精度模数转换器的设计要求。 关键词:sigma-delta调制器;数字滤波器;FIR抽取滤波器 中图分类号:TN4 , 文献标识码:A 文章编号:1005—9490(2∞8)O争1137—咐 对于传统的奈奎斯特转换器,器件的失配误差 1多级抽取滤波器设计 大小决定了转换器所能达到的精度。但随着集成电 路尺寸的缩小,器件的匹配误差不断增大,设计高精 (1)多级抽取滤波器结构 度的模数、数模转换电路越来越困难。与此同时,人 们对信号处理系统提出了更高要求,比如高精度、高 输出信号的带外整形量化噪声,其次是将过采样率 速度以及更低的成本和低功耗等。为满足这个需 的低bit数据流转换为奈奎斯特采样率的多bit数

文档评论(0)

1亿VIP精品文档

相关文档