数电课件 ch06-5若干典型时序逻辑集成电路.ppt

数电课件 ch06-5若干典型时序逻辑集成电路.ppt

异步时序逻辑电路分析应该注意什么? 复习 本章第二次作业 1). 异步二-十进制计数器 将图中电路按以下两种方式连接: 试分析它们的逻辑输出状态。 接计数脉冲信号,将Q0与 相连; (1) 接计数脉冲信号,将Q3与 相连 (2) 2、 非二进制计数器 两种连接方式的状态表 0 0 1 1 1 0 0 1 9 1 1 0 1 0 0 0 1 8 0 1 0 1 1 1 1 0 7 1 0 0 1 0 1 1 0 6 0 0 0 1 1 0 1 0 5 0 0 1 0 0 0 1 0 4 1 1 0 0 1 1 0 0 3 0 1 0 0 0 1 0 0 2 1 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0 0 0 Q1 Q2 Q3 Q0 Q0 Q1 Q2 Q3 连接方式2(5421码) 连接方式1(8421码) 计数顺序 2). 用集成计数器构成任意进制计数器 例 用74LVC161构成九进制加计数器。 解:九进制计数器应有9个状态,而74 LVC 161在计数过程中 有16个状态。如果设法跳过多余的7个状态,则可实现模9计数器。 (1) 反馈清零法 (2) 反馈置数法 (1)工作原理 置初态Q3Q2Q1Q0=0001, ① 基本环形计数器 状态图 3). 环形计数器 第一个CP:Q3Q2Q1Q0

文档评论(0)

1亿VIP精品文档

相关文档