CMOS_带隙基准源设计(IC课程设计报告).pdfVIP

CMOS_带隙基准源设计(IC课程设计报告).pdf

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《IC 课程设计》报告 ——模拟部分 CMOS 带隙基准源的设计 华中科技大学电子科学与技术系 2004 级学生 张青雅 QQ:408397243 Email:zhangqingya@163.com 2007 年秋大四上学期 IC 课程设计报告 1 目 录 1 设计目标1 2 介绍 1 3 设计过程3 3.1 电路结构3 3.2 主要电路参数的手工推导4 3.3 参数验证(手工)3 4 仿真结果8 4.1 仿真网表(注意加上注释)8 4.2 仿真波形13 5 讨论 16 6 收获和建议21 2 1 设计目标 本次课程设计的目标是设计一个基于0.18um/1.8V CMOS 工艺符合特定性能指 标的带隙基准电压源,设计指标如表1所示。 表 1、带隙基准电压源的设计指标 Process 0.18u_1.8v Temperature Range -55 ℃~125 ℃ +Power Supply 1.4v~2.0v Temperature Coefficient 30ppm -Power Supply 0v PSRR 40dB Power Dissipation 200uw Phase margin ≥60 ° ΔVREF At Power Supply Range 3% 2 介绍 基准电压源(Voltage reference)是当代模拟集成电路以及数模混合电路极为 重要的组成部分,它对高新模拟电子技术的应用与发展具有重要作用。在许多集 成电路中,如数/模转换器线性稳压器和开关稳压器等,都需要稳定的电压基准。在 精密测量仪器仪表和广泛应用的数字通信系统中都经常把集成基准电压源作为 系统测量和校准的基准。 基准电压有基于正向VBE 的基准电压、基于齐纳二极管反向击穿特性的基准 电压, 以及带隙基准电压等,其中,带隙基准电压由于具有低温度系数、高电源抑制 比、低电压、低功率以及长期稳定性等优点,因而得到了广泛的应用。 图1给出了带隙基准电压源的原理示意图。结压降VBE在室温下的温度系数 越为-2.0mV/K,而热电压V 在室温下的温度系数为0.085mV/K,将V 乘以常数M T T 并和VBE相加可得到输出电压VREF : VREF=VBE+MVT 将上式对温度T微分,并在室温下等于零(输出电压在室温下的理论温度系 数为零),解得常数M的值。 1 图 1、带隙基准电压源原理示意图(选自 Analysis and Design of Analog Integrated Circuits)

文档评论(0)

bhyq + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档