- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程设计名称: 电子技术课程设计
题 目:
学 期:20-2014学年第2学期
专 业:
班 级:
姓 名:
学 号:
指导教师:
课 程 设 计 成 绩 评 定 表
评
定
标
准 评定指标 标准 评定 合格 不合格 单元电路及
整体设计方案 合理性 正确性 创新性 仿真 是否进行仿真
技术指标或性能符合设计要求 有完成结果 设计报告 格式正确 内容充实 语言流畅 标准说明:以上三大项指标中,每大项中有两小 项或三小项合格,视为总成绩合格。 总成绩 日期 年 月 日 ………………………………………………………………1
二.方案论证
2.1方案论证………………………………………………………………2
三.电路设计
3.1 8421BCD码递减计数器模块电路 …………………………………………………………………………………………3
3.3 40秒脉冲信号产生模块电路 ………………………………… ……………4
3.4显示模块电路 ……………………………………………………5
3.5 光报警模块 …………………………………………………………………………………………6
4.2 40秒置数仿真测试 ……………………………………………………………………………………………………………8
4.4 报警电路的仿真…………………………………………………………10
五、结论 ……………………………………………………………………11
六、性价比…………………………………………………………………11
七.心得体会………………………………………………………………11
八.参考文献………………………………………………………………12
附录I 总电路图
附录II 元器件清单
设计题目
40s计时器设计
二、设计任务
1. 具有显示40s计时功能;
2. 设置外部操作开关,控制计时器的直接清零、启动;
3 计时器为40s计时器,其计时间隔为1s;
4 计时器计时到最大值(或最小值)时,数码显示器不能灭灯,同时发出光电报警信号。
三、设计计划
电子技术课程设计共1周。
第1天:选题,查资料;
第2天:方案分析比较,确定设计方案;
第3~4天:电路原理设计与电路仿真;
第5天:编写整理设计说明书。
四、设计要求
1. 画出整体电路图。
2. 对所设计的电路全部或部分进行仿真,使之达到设计任务要求。
3. 写出设计说明书。
指 导 教师:刘桂芬
时 间:2014年6月18日
摘要
这次课程设计了一个40秒计时器电路。它由秒脉冲发生器、计数器、译码显示电路、报警电路和时序控制电路五个部分组成。当计数器接收到秒脉冲后开始倒记数,等递减到0时,发光二极管亮光报警。通过控制电路来完成计时器的启动、计数、暂停/继续、译码显示电路的显示等功能。本电路用两个74LS192芯片构成递减计数器(20进制);控制电路由74LS00和74LS08构成;秒脉冲发生器由555集成定时器构成;两个数码管构成显示电路。
关键词:计时器;仿真;运行;
综述
二、方案论证
图1 20秒计时器原理框图
40秒计时器原理框图如图1所示。功能的电路采用模块化设计,分别都有各自的功能。
40秒计时器包括秒脉冲发生器、计数器、译码显示电路、控制电路、报警电路等5个部分组成。其中计数器和控制电路是系统的主要部分。计数器完成20秒计时功能,而控制电路控制计数器的启动计数、暂停/继续计数。当启动置数开关时,计数器完成置数功能显示20秒字样;当启动开关时,计数器开始计数;暂停/继续开关连接到连续计数端时,计数器开始连续计数,当连接到暂停计数端时,计数器暂停计数。计数器递减到零时,发出光电报警信号。
三、电路设计
BCD码递减计数器模块电路
CPU CPD CR 操作 × × 0 0 置数 ↑ 1 1 0 加计数 1 ↑ 1 0 减计数 × × × 1 清零
由此看出,当LDˊ=1,CR=0,CPD=1时,如果有时钟脉冲加到CPU端,则计数器在预置数的基础上进行加法计数,当计数到9时,COˊ端输出进位下降沿跳变脉冲;当LDˊ=1,CR=0,CPU=1
文档评论(0)