2015全国电子设计大赛E题.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2011 年全国大学生电子设计竞赛试题 参赛注意事项 (1)2011 年8 月31 日8:00 竞赛正式开始。本科组参赛队只能在【本科组】题目中任选一题; 高职高专组参赛队在【高职高专组】题目中任选一题,也可以选择【本科组】题目。 (2)参赛队认真填写《登记表》内容,填写好的《登记表》交赛场巡视员暂时保存。 (3)参赛者必须是有正式学籍的全日制在校本、专科学生,应出示能够证明参赛者学生身份 的有效证件(如学生证)随时备查。 (4)每队严格限制3 人,开赛后不得中途更换队员。 (5)参赛队必须在学校指定的竞赛场地内进行独立设计和制作,不得以任何方式与他人交流, 包括教师在内的非参赛队员必须迴避,对违纪参赛队取消评审资格。 (6)2011 年9 月3 日20:00 竞赛结束,上交设计报告、制作实物及《登记表》,由专人封存。 简易数字信号传输性能分析仪(E 题) 【本科组】 一、任务 设计一个简易数字信号传输性能分析仪,实现数字信号传输性能测试;同时, 设计三个低通滤波器和一个伪随机信号发生器用来模拟传输信道。 简易数字信号传输性能分析仪的框图如图 1 所示。图中,V1 和 V1-clock 是数 字信号发生器产生的数字信号和相应的时钟信号;V2 是经过滤波器滤波后的输 出信号;V3 是伪随机信号发生器产生的伪随机信号;V2a 是V2 信号与经过电容C 的V3 信号之和,作为数字信号分析电路的输入信号; V4 和V4-syn 是数字信号分 析电路输出的信号和提取的同步信号。 图 1 简易数字信号传输性能分析仪框图 二、要求 1.基本要求 (1)设计并制作一个数字信号发生器: a)数字信号V1 为2 3 4 8 f1(x) =1+ x + x + x + x 的m 序列,其时钟信号为V1-clock; E-2 b)数据率为10~100kbps,按10kbps 步进可调。数据率误差绝对值不 大于1%; c)输出信号为TTL 电平。 (2)设计三个低通滤波器,用来模拟传输信道的幅频特性: a)每个滤波器带外衰减不少于40dB/十倍频程; b)三个滤波器的截止频率分别为100kHz、200kHz、500kHz,截止频 率误差绝对值不大于10%; c)滤波器的通带增益AF 在0.2~4.0 范围内可调。 (3)设计一个伪随机信号发生器用来模拟信道噪声: a)伪随机信号V3 为4 5 12 f2 (x) =1+ x + x + x + x 的m序列; b)数据率为10Mbps,误差绝对值不大于1%; c)输出信号峰峰值为100mV,误差绝对值不大于10% 。 (4)利用数字信号发生器产生的时钟信号V1-clock 进行同步,显示数字信号 V2a 的信号眼图,并测试眼幅度。 2.发挥部分 (1)要求数字信号发生器输出的V1 采用曼彻斯特编码。 (2)要求数字信号分析电路能从V2a 中提取同步信号V4-syn 并输出;同时, 利用所提取的同步信号V4-syn 进行同步,正确显示数字信号V2a 的信号 眼图。 (3)要求伪随机信号发生器输出信号V3 幅度可调,V3 的峰峰值范围为 100mV~TTL 电平。 (4)改进数字信号分析电路,在尽量低的信噪比下能从V2a 中提取同步信 号V4-syn,并正确显示V2a 的信号眼图。 (5)其他。 三、说明 1、在完成基本要求时,数字信号发生器的时钟信号V1-clock 送给数字信号分 析电路(图1 中开关S 闭合);而在完成发挥部分时,V1-clock 不允许送给 数字信号分析电路(开关S 断开)。 2、要求数字信号发生器和数字信号分析电路各自制作一块电路板。 3、要求V1、V1-clock、V2、V2a、V3 和 V4-syn 信号预留测试端口。 4、基本要求(1)和(3)中的两个m 序列,根据所给定的特征多项式1f (x) 和2f (x),采用线性移位寄存器发生器来产生。 5、基本要求(2)的低通滤波器要求使用模拟电路实现。 6、眼图显示可以使用示波器,也可以使用自制的显示装置。 E-3 7、发挥部分(4)要求的“尽量低的信噪比”,即在保证能正确提取同步信 号V4-syn 前提下,尽量提高伪随机信号V3 的峰峰值,使其达到最大,此 时数字信号分析电路的输入信号V2a 信噪比为允许的最低信噪比。 四、评分标准

文档评论(0)

ffpg + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档