- 1、本文档共12页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
采用基于SMC的任意波形发生器生成I/Q信号的优势
0 评级 | 0.00 out of 5
阅读语言 | 打印 | PDF
概览
数字通信系统如今已经在生活中得到了广泛的应用。它们在的能源消耗、频谱效率、质量和成本等方面具有明显的优势如此明显,以至于因此整个模拟电视的基础设施都要正在被更换成数字通信的方法了式。在快速发展的蜂窝通信市场中,数字系统大约在十年前就已经取代了模拟系统,并已经从频分多路复用(FDMA)和时分多路复用(TDMA)系统发展成为GSM和CDMA系统。因为大量的数字通信系统构架采用直角坐标系下的I/Q信号(即同相信号和正交信号)来描述数据符号,所以工程师们必须能够生成准确的基带I/Q信号以进行研究、设计和生产测试。在研究中,灵活的I/Q发生系统是快速原型化并评估新型调制方法和收发装置性能的关键。在新产品设计中,I/Q信号将测试大量I/Q调制器/解调器的物理层参数,如相位和幅度平衡、直流偏置、输入压缩点。生产中也会测试这些参数,以确保增益误差和相位误差最小。增益和相位这两个参数对于降低误差的向量幅度和正确传输数据来说是至关重要的。任意波形发生器——如 NI 5421, 以NI的同步和内存核(Synchronization and Memory Core,SMC)架构为基础,在生成用于数字通信系统设计和测试的基带I/Q信号方面,具有多个好处。特别地,尤其是NI 5421发生器具备以下特点:
多模块同步,来独立控制相位、幅度以及I-、I+、Q-、Q+信号的偏置
2倍、4倍或8倍的数据插值,可获得最高400 MS/s的有效采样速率
采用PCI总线快速下载测试波形,提高了测试吞吐率
大的板载波形内存,用于播放长时间信号
目录
最灵活的同步功能
使用射频变压器生成差分信号
用于改善频谱纯度的数据插值
采用PCI/PXI减少波形下载时间
大容量存储器用于生成长时间信号
创建I和Q数据
总结
最灵活的同步功能
一般的I/Q应用除了要求最小失真和低抖动外,还要求能精确控制信号的幅度、相位和直流偏置。幅度、相位、偏置这三个参数的值在调制器测试中经常改变。调制器/解调器的输入电路一般是差分电路,包括I-、I+和Q-、Q+信号。尽管可以通过一台AWG(任意信号发生器)和变压器来生成一个差分信号,但是这里却必须生成四个相互独立的差分信号,来充分测试电路设计,并明确地控制三组差分信号对(I-与I+、Q-与Q+、I/Q信号对)中的相位、幅度和偏置这三个参数。传统的I/Q发生器无法在一组差分对中调整参数,而只有通过同步多个独立的AWG才能实现这种灵活性。但是,如果要同步多个不同的AWG以生成差分信号,通道和通道间的偏移和抖动将会使差分信号失真,因此必须对它们进行衰减。
合适的同步要求具备精准的采样时钟偏移控制、触发传递和偏移控制、低抖动参考时钟。这种同步在传统的基于GPIB的AWG中通常难以实现或者无法实现,而必须辅助以一些外部电缆和参考时钟,即使这样,结果可能还是有问题的。PXI平台中内建的触发线和10MHz的参考振荡器,使得仪器间可靠同步更容易实现。另外,NI的T-Clock同步方法(已提出专利申请)提供了一种调整采样时钟偏移的方法,调整步长为20ps左右,以消除触发偏移的影响。
T-Clock多模块同步因为NI 5421设备建立在SMC架构上,所以能够提供精准的T-Clock同步(请见NI同步和存储核:一种现代的混合信号测试架构)。T-Clock中,时钟触发信号的收发速度要远低于AWG的采样时钟速度。为了生成这种时钟信号(称为T-Clk),每台设备上的采样时钟都被分别降到低于10MHz的频率上。采用时间数字转换器(TDC)来测量T-Clk相对于10 MHz PXI参考时钟的偏移量,从而自动对齐每台设备上的T-Clk信号。要发送一个开始触发信号,主AWG发出一个与T-Clk下降沿同步的触发线脉冲信号。所有的接收端AWG(包括主AWG自身)接收触发脉冲,并在下一个T-Clk的上升沿开始生成信号。因为T-Clk的周期等于或大于100ns,所以在下一个上升沿到来之前,有足够的时间将触发脉冲传送到所有设备上,从而确保所有的发生器在同一个时刻开始。
这种方法使得通道间的偏移量≤500ps。要获得更低的偏移,可以将AWG的输出连接到一台多通道、高带宽的示波器上,相位测量的结果比板载TDC更准确。最简单的相位测量方法是通过配置AWG来生成正弦波或方波,然后在电压过零点处检验相差。接着,将测量结果输入到NI的T-Clock软件中,覆盖TDC的测量结果。采用外部示波器的测量结果,偏移可以降低到10到20ps。图1显示了两个同步的PXI-5421模块的输出,在手动调整了采样时钟延时后,生成10MHz的正弦波。该图显示,偏
文档评论(0)