EDA技术实用教程(第三版) 教学课件 作者 潘松 黄继业 第二章.pdfVIP

EDA技术实用教程(第三版) 教学课件 作者 潘松 黄继业 第二章.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA 技术实用教程 第 2 章 EDA设计流程及其工具 2.1 设计流程 图2-1 应用于FPGA/CPLD 的EDA开发流程 K 康芯科技 X K 2.1 设计流程 2.1.1 设计输入(原理图/HDL文本编辑) 1. 图形输入 状态图输入 波形图输入 原理图输入 在EDA软件的图形编辑界面上绘 2. HDL文本输入 制能完成特定功能的电路原理图 将使用了某种硬件描述语言(HDL)的电路设计文本, 如VHDL或Verilog 的源程序,进行编辑输入。 K 康芯科技 X K 2.1 设计流程 2.1.2 综合 整个综合过程就是将设计者在EDA平台上编辑输入的HDL文本、 原理图或状态图形描述,依据给定的硬件结构组件和约束控制条件 进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电 路描述网表文件。 2.1.3 适配 将由综合器产生的网表文件配置于指定的目标器件中,使之产 生最终的下载文件,如JEDEC、Jam格式的文件。 K 康芯科技 X K 2.1 设计流程 2.1.4 时序仿真与功能仿真 时序仿真 功能仿真 接近真实器件运行特性的仿真 直接对VHDL、原理图描述或其他描 述形式的逻辑功能进行测试模拟 2.1.5 编程下载 2.1.6 硬件测试 K 康芯科技 X K 2.2 ASIC及其设计流程 ASIC(Application Specific Integrated Circuits ,专用集成电路) ASIC 数模 数字 混合 模拟 ASIC ASIC ASIC 图2-2 ASIC分类

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档