- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
启动PACE工具可以在Source in Project窗口,如图2-12所示。 选择顶层文件,然后单击Processes for Source窗口中的Assign Package Pins Post-Translate,这时系统会自动创建一个UCF文件并命名为ch_fifo.ucf文件并启动PACE。 2.1.3 功能仿真 本节将创建一个Testbench波形用于验证DCM模块所应有的功能。 这个Testbench波形将与ModelSim仿真器连接,用来验证该DCM是否达到设计要求的功能和时延需求。 首先,在Project Navigator 中创建 一个Testbench 波形源文件,该文件将 在HDL Bencher中进行修改。 2.1.4 用ModelSim进行行为级仿真 根据HDL Bencher 中产生的预期结果,现在可以用ModelSim 进行行为级仿真。 在本节中,将运行行为仿真(亦即功能仿真)和布局布线后的仿真(时序仿真)。 这一节主要是从ISE中导出到ModelSim中,并作简单的仿真。 在下一章我们将对ModelSim作详细的介绍。 1.行为仿真 进行行为仿真以验证计数器模块的功能。 在Sources in Project 窗口中选择dcm.tbw 文件;在Processes for Current Source窗口中,单击“+”符号展开ModelSim仿真器的层次结构,找到并双击?Simulate Behavioral Model,此时ModelSim?仿真器自动启动。 仿真结果显示在ModelSim的波形窗口(wave window)中。 2.布局布线后的仿真 布局布线后的仿真包括了目标器件的时延信息,所以较为准确。 2.2 Actel Libero IDE软件概述 Actel的FPGA开发环境是调用Synplify进行综合,调用ModelSim作综合前后仿真,用Designer布局布线,通过FlashPro下载。 本节将主要介绍如何利用Libero8.1开发环境来对Actel FPGA进行设计,为了方便读者理解,将通过一个简单的D触发器例子来演示从设计输入到下载的完整过程。 2.2.1 设计输入 1.HDL语言设计系统 设计文件生成可以有四种方式:HDL语言生成、SmartDesign输入、CoreConsole输入和ViewDraw原理图输入。 其实应该还有一种输入就是SmartGen输入,它已经集成在Libero开发环境左侧的Catlog窗口了。 其中HDL语言生成是最常用也是移植性最好的;如果我们想用到Actel公司一些现成的模块就必须用到SmartGen 。 例如:RAM、PLL、FIFO等;对于HDL语言不熟悉或者习惯于用原理图来搭建顶层设计的用户可以使用ViewDraw原理图输入或SmartDesign输入,可以选择其中的一种作为我们的设计输入,这里将详细介绍第一种方法,其他三种简要介绍。 对于本例程只用到了方式一HDL语言生成,其他三种方式是作介绍用,生成的模块并不和本例程一起使用。 2.SmartGen设计 SmartGen可以生成一些现成的模块,例如:PLL、RAM、FIFO等,只需要进 行图形化的设置就可以在设计中调用,图 2-36是它的界面,双击需要的模块就可以进入设置界面。 2.2.2 功能仿真 2.2.3 综合与布局布线 当功能仿真验证了设计的正确性后,进入综合阶段。 单击Synthesis,Libero将会调用Synplify软件进行综合。单击RUM运行,单击View Log查看综合结果,例如,Error、Warning资源利用情况等。 综合后可以再通过ModelSim进行综合后的仿真,看功能是否仍然符合要求,仿真过程和前仿真相同。 注意:在本程序中,没有复位信号,只是通过initial来初始化寄存器,但是initial是无法综合成实际电路的,所以如果要进行综合后仿真,需要在设计中加一个输入的复位信号来复位内部的寄存器变
您可能关注的文档
- 可视化编程应用——Visual Basic 6.0 第二版 教学课件 作者 杜秋华 康慧芳习题答案 第2章习题参考答案.doc
- 可视化编程应用——Visual Basic 6.0 第二版 教学课件 作者 杜秋华 康慧芳习题答案 第3章习题参考答案.doc
- 可视化编程应用——Visual Basic 6.0 第二版 教学课件 作者 杜秋华 康慧芳习题答案 第5章习题参考答案.doc
- 可视化编程应用——Visual Basic 6.0 第二版 教学课件 作者 杜秋华 康慧芳习题答案 第6章习题参考答案.doc
- 可视化编程应用——Visual Basic 6.0 第二版 教学课件 作者 杜秋华 康慧芳习题答案 第7章习题参考答案.doc
- 可视化编程应用——Visual Basic 6.0 第二版 教学课件 作者 杜秋华 康慧芳习题答案 第8章习题参考答案.doc
- 可视化编程应用——Visual Basic 6.0中文版 项目教学 教学课件 康慧芳 张琴 项目八 学生成绩管理系统的设计.ppt
- 可视化编程应用——Visual Basic 6.0中文版 项目教学 教学课件 康慧芳 张琴 项目二 加法计算器.ppt
- 可视化编程应用——Visual Basic 6.0中文版 项目教学 教学课件 康慧芳 张琴 项目九 简易画图程序的设计.ppt
- 可视化编程应用——Visual Basic 6.0中文版 项目教学 教学课件 康慧芳 张琴 项目六 手机选型程序设计.ppt
- 实用EDA技术与VHDL教程 教学课件 作者 赵岩 林白 王志强 第3章 VHDL硬件描述语言.ppt
- 实用EDA技术与VHDL教程 教学课件 作者 赵岩 林白 王志强 第4章 有限状态机设计.ppt
- 实用EDA技术与VHDL教程 教学课件 作者 赵岩 林白 王志强 第5章 VHDL规范化标准及常见Warning分析.ppt
- 实用EDA技术与VHDL教程 教学课件 作者 赵岩 林白 王志强 第6章 EDA技术综合实验指导.ppt
- 实用催化( 第二版) 教学课件 作者 高正中戴洪兴 编著 Chapter 1.ppt
- 实用催化( 第二版) 教学课件 作者 高正中戴洪兴 编著 Chapter 2 1.ppt
- 实用催化( 第二版) 教学课件 作者 高正中戴洪兴 编著 Chapter 2 2.ppt
- 实用催化( 第二版) 教学课件 作者 高正中戴洪兴 编著 Chapter 2 3.ppt
- 实用催化( 第二版) 教学课件 作者 高正中戴洪兴 编著 Chapter 3 1.ppt
- 实用催化( 第二版) 教学课件 作者 高正中戴洪兴 编著 Chapter 3 2.ppt
最近下载
- 2026届广州市高三年级阶段训练“劳动与奋斗”作文审题分析与下水文-2026年高考语文写作技巧实战分析与素材运用(全国通用).pdf VIP
- 2024年AI大模型+知识库市场全景报告.pdf VIP
- 第一单第3课国色新尚课件2025人教版初中美术八年级上册.ppt
- 药物临床试验质量管理·广东共识(2025年版).pdf VIP
- 儿童行为量表CBCL.docx VIP
- 换药术基本技能操作规范.pdf VIP
- 第二章施工质量管理体系与措施.docx VIP
- 2025年中国青年志愿者服务日知识竞赛考试题库200题(含答案).docx VIP
- 售后服务方案.docx VIP
- YD-T 2322-2011 数据设备用交流电源分配列柜.pdf VIP
文档评论(0)