- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子电路第十四章习题及参考答案部分.doc
习题十四
14-1 试说明时序逻辑电路有什么特点?它和组合逻辑电路的主要区别在什么地方?
答:时序逻辑电路的特点是电路在某一时刻稳定输出不仅取决于该时刻的输入,而且还依赖于该电路过去的状态,换句话说,该电路具有记忆功能。它与组合逻辑电路的主要区别在于时序电路的记忆功能。时序电路通常是由组合逻辑电路和记忆电路两部分组成。
14-2 有一个专用通讯系统(同步时序电路),若在输入线x上连续出现三个“1”信号,则在输出线Y上出现一个“1”信号予以标记,对于其它输入序列,输出均为“0”,作状态图和状态转移真值表。
解:该电路要求设计同步时序逻辑电路,所以状态的改变是在同步时钟脉冲的作用下进行状态转换。
功能要求:在输入端连续输入三个“1”信号时,输出端输出“1”,否则输出端输出“0”。对功能进行描述为:假设初始状态为00,当接到输入信号为“1”时,用状态01表示已经输入一个“1”的状态01,否则,回到初始状态00;若在01状态又接到一个“1”信号,将该状态记为11,状态11说明已经连续收到两个“1”;在11状态,无论下一个输入是“1”还是“0”,都回到00状态,只是在接收到“1”时(说明连续收到三个“1”,然后将状态置于初始状态,准备对下一次检测作好准备)输出“1”,否则输出“0”。因此,至少需要三个状态来描述功能要求(由此可知,需要两个触发器来描述三个不同状态)。
根据以上要求,可以作出电路的状态图如下:
14-3 分析题图14-1所示同步时序电路,作出状态图和状态表,并说明该电路的逻辑功能。
解:该时序电路为同步时序电路,在时钟脉冲CP的作用下,根据输入x可得到输出Z2、Z1。
(1)写出各触发器的驱动方程(激励函数)
(2)由JK触发器的状态方程和上面的驱动方程可得到各触发器的状态方程为:
根据状态方程可知,该时序电路的触发器状态恒为00。所以该题应该有点问题。请注意。
14-4 题图14-2为一个串行加法器逻辑框图,试作出其状态图和状态表。
解:由于全加器输是组合电路,全加器的进位输出端通过触发器将其反馈到全加器的进位输入端,其中x1、x2为两个加数,全加器是将x1、x2和进位输入端进行相加,将和从S端输出。由于该电路只有一个触发器,故有两个状态图,下面对该时序电路进行分析:
(1)驱动方程:
输出方程:
(2)状态方程:
(3)根据状态方程、输出方程列出状态转移表、并画出状态转移图。
功能说明:当状态处在“0”时,若x2、x1不同,则状态不变,输出为“1”;当状态处在“1”时,若x2、x1不同,则状态不变,输出为“0”;若在状态处“0”时,当x2、x1为11,则转到状态“1”,且输出为0,当x2、x1为00,则状态不变,输出仍为0;若在状态处“1”时,当x2、x1为00时,则转到状态“0”,且输出为“1”,当x2、x1为11,则状态不变,且输出为1;
14-5 试分析题图14-3所示时序电路的逻辑功能,写出电路的激励方程、状态转移方程和输出方程,画出状态转移图,说明电路是否具有自启动特性。
解:(1)激励方程:
输出函数:
(2)状态方程:
功能说明:该电路从00状态开始→当收到一个“1”转到状态01→再收到1转到11状态→又收到“1”后转到10状态,在10状态若每收到一个“1”就输出一个“1”,收到“0”就回到初始状态。所以该电路是检测连续收到四个“1”的检测电路。该电路可以自启动,即无论在什么状态,只要收到“0”就回到00状态。
14-6 试分析题图14-4所示时序电路,画出状态转移图,并说明该电路的逻辑功能。
解:该电路是同步时序逻辑电路,是给触发器置“1”端,由电路可知,触发器FF0的Q端接到FF1的D端,依次类推,所以在时钟脉冲的作用下,实现左移功能。
下面求驱动方程:
根据驱动方程和D触发器的状态方程,可以求出时序电路的状态转移方程。这里需说明的一点是,状态转移是发生在CP的上升沿(D触发器本身决定)。
逻辑功能说明:该电路可以自启动,一旦启动以后,在9种不同状态进行循环,可以作为模9计数器使用。
14-7 分析如题图14-5所示脉冲时序电路。
(1)做出状态图和状态表;
(2)设初态Q1Q2=00,分析该电路对x1→x2→x1→x1→x1→x1→x2→x2的响应序列和时间图。
解:
14-8 设计一个脉冲异步时序电路,使之满足下述要求:
(1)该电路有一个脉冲输入端P,两个电平输出端Y1、Y2;
(2)该电路要作为计数器使用:当P=1时,其计数序列为Y1Y2=00,01,11,10,00,…;当P=0时,其状态不变。要求用JK触发器作为存贮元件。
14-9 试设计一个小汽车尾灯控制电路,小汽车左右两侧各有三个尾灯,要求:
(1)左转弯时,在左转弯开关控制
文档评论(0)