电路与电子技术应用基础教学配套课件谭维瑜第11章11.3.pdfVIP

电路与电子技术应用基础教学配套课件谭维瑜第11章11.3.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 11 章 时序逻辑电路 教学要求 11.3 二进制计数器 1.了解计数器的用途及分类 11.3.1 一位同步二进制计数器 2.熟悉各种二进制计数器的组成 11.3.2 异步二进制加法计数器 3.掌握各种二进制计器的工作原理 11.3.3 异步二进制减法计数器 11.3.4 同步二进制计数器 11.3.5 集成二进制计数器 11.3 11.3 二进制计数器 计数器是典型的时序电路,它因能对输入脉冲个数进行计数而得名。 计数器的应用很广泛, 可用来分频、控制、测时、测速、测频率等。 计数器的分类方法很多。按计数器中触发器状态的变化顺序分类: 可分为同步计数器和异步行数器;按计数进位制分:可分为二进制计数器、 十进制计数器和其它进制计数器; 按计数过程数值的增减来分, 可分为加法计数器、减法计数器和可逆 计数器。各类计数器都是由存储元件触发器和门电路组成。 11.3-1 11.3 二进制计数器 11.3.1 一位同步二进制计数器 最简单的计数器就是由一个 Tۥ触发器组成的, 称为一位二进制计数器。 令触发器的初态为 0 态, 输入一个 CP 脉冲后, 触发器变为 1 状态, 再输入 第二个 CP 脉冲, 触发器又变为 0 态, 同时送出一个进位信号。可见, 每送 入一个计数脉冲 CP, 触发器的状态就改变一次, 即实现每来一个 CP 就加 1 的功能。 11.3.1-1 11.3 二进制计数器 11.3.1 一位同步二进制计数器 单个 Tۥ触发器就是一位二进制计数器,T 、JK、D 触发器都可连成 Tۥ触发器,如图 11-11 所示。 图 11-11 一位二进制计数器 图 11-12 二分频时序图 一位二进制计数器, 又称为二分频器, 因为它的输出波形的频率是输入脉冲 CP 频率的 二分之一。如图 11-12 所示。 11.3.1-2 11.3 二进制计数器 11.3.2 异步二进制加法计数器 (1)电路组成:电路如图 11-13 所示。 图 11-13 三位异步二进制加法计数器 它由三个 JK 触发器组成, 低位 的输出端Q 接到高一位 的控制端 C 处, 只有最低位 FF0 的控制端 C 接收计数脉冲 CP 。 每个触发器的 JK 悬空, 即J=K=1,处于计数状态。当各个 触发器的控制端 C 接收到由 1 变 0 的负跳变(相当于 CP 的下 降沿) 时, 触发器的状态就会翻转 。 11.3.2-1 11.3.2 异步二进制加法计数器 图 11-13 三位异步二进制加法计数器 (2)工作原理:计数器应先清零, 使CR 0, 则计数器的初态 Q Q Q =000 。 2 1 0 工作时CR 1。 1) 当第一个 CP 脉冲的下降沿到来时, FF0 翻转, Q0 由0 变 1。Q0

您可能关注的文档

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档