实验一 译码、显示电路的设计.docVIP

  • 21
  • 0
  • 约3.11千字
  • 约 7页
  • 2017-08-14 发布于河南
  • 举报
实验一 译码、显示电路的设计 一、实验目的1 巩固和加深对MAX+PLUSⅡ CPLD开发系统的理解和使用; 2 掌握硬件实验装置使用方法; 3 掌握综合性电路的设计、仿真、下载、调试方法。 实验仪器设备 1 PC机一台 2 EDA,1套 3 CPLD实验装置,1套 实验内容及步骤(一)用VHDL语言设计2-4译码器 1)选择芯片型号 选择当前项目文件,将设计所实现的实际芯片进行编译适配,点击Assign\Device菜单选择芯片,如下图1-2对话筐所示。如果此时不选择适配芯片的话,该软件将自动把所有适合本电路的芯片一一进行编译适配,这将耗费你许多时间。该例程中我们选用CPLD芯片来实现,如FLEX8000系列的EPF8282ALC84-4芯片,或FLEX10K系列EPF10K10LC84-4器件MAX+plus II \ Compiler菜单,按Start开始编译,并显示编译结果,生成下载文件。如有错误待修改后再进行编译适配,如下图1-3所示。注意,此时在主菜单栏里的 Processing菜单下有许多编译时的选项,视实际情况选择设置。 如果说你设计的电路顺利地通过了编译,在电路不复杂的情况下,就可以对芯片进行编程下载,直到设计的硬件实现。为了检验设计的正确性,那么对其仿真就显得非常必要。  3、电路仿真与时序分析 MaxplusII教学版软件支持电路的功能仿真(或称前

文档评论(0)

1亿VIP精品文档

相关文档