2014-2015年(二)《数字逻辑设计与应用》期中试卷参考解答.docVIP

2014-2015年(二)《数字逻辑设计与应用》期中试卷参考解答.doc

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2014-2015年(二)《数字逻辑设计与应用》期中试卷参考解答.doc

电子科技大学2014 - 2015 学年第 二 学期期 中 考试卷 课程名称:数字逻辑设计及应用 考试形式:闭卷 考试日期:2015年5月10日 考试时长:120分钟 课程成绩构成:平时 30/20 %, 期中 30/20 %, 小班讨论 0/20 %, 期末 40 % 本试卷试题由__VII___部分构成,共__6___页。 题号 I II III IV V VI VII 合计 得分 I. Please fill out the correct answers in the brackets “( )” . ( 2’ X 20 = 40’ ) 1. [510.5] 10 = ( 111111110.1 )2 = ( 1FE.8 ) 16 2. (2015)10 =( 0010000000010101 )8421BCD =( 0101001101001000 ) Excess-3 3. If X’s signed-magnitude representation XSM is 000110102, then (2X)’s 8-bit two’s complement representation is ( ), and (-X/2)’s 8-bit two’s complement representation is (). 4. If a logic function is , its complement expression is (0,4,5,7), and its dual expression is.(0,2,3,7) 5. For CMOS inverters, can different outputs of common CMOS inverters be connected together? [Yes or No] ( No ); Three-state inverters have three-state outputs, which are HIGH、LOW and ( Hi-Z ). Can different outputs of three-state inverters be connected together? [Yes or No] ( Yes ). 6. Given a binary number X=101101012, its corresponding Gray code is (). 7. If [X] two’s-complement =0111 00112, [Y] two’s-complement =1001 11002, then [X-Y] two’s-complement=(),whether overflow occurs? [Yes or No] ( Yes ). 8. Given 126 different states, it requires at least ( 7 ) binary bits to represent them. 9. For CMOS NOR gates, their unused inputs should connect to ( 0 ) state. 10. From Table 1 below, if 74HC devices drive 74LS devices, in HIGH state , DC noise margin VNH is ( 1.84 ), Fan-out NH is ( 200 ); in LOW state , DC noise margin VNL is ( 0.47 ), Fan-out NL is ( 10 ). Table 1 Family Description Symbol 74LS 74HC LOW-level input voltage (V) VILmax 0.8 1.35 LOW-level output voltage (V) VOLmax 0.5 0.33 HIGH-level input voltage (V) VIHmin 2.0 3.85 HIGH-level output voltage (V) VOHmin 2.7 3.84 LOW-level input current (uA) IILmax -400 1 LOW-level output current (mA) I

文档评论(0)

shaoyifen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档