网站大量收购独家精品文档,联系QQ:2885784924

应用电子技术毕业设计(论文)-基于单片机的简易数字频率计设计.doc

应用电子技术毕业设计(论文)-基于单片机的简易数字频率计设计.doc

  1. 1、本文档共30页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子工程学院 毕业论文(设计) 课 题 简易数字频率计 教 研 室 电子教研室 专 业 应用电子技术 班 级 08级应用电子班 学生姓名 学号 导师姓名 职称 讲 师 2011年月 摘 要 采用自上向下的设计方法,设计了基于复杂可编程逻辑器件的数字频率计以AT89C51单片机作为系统的主控部件完成电路的测试信号控制、数据运算处理、键盘扫描和控制数码管显示用VHDL语言编程由CPLD(Complex Programmable Logic Device)完成各种时序控制及计数功能该系统具有结构紧凑、可靠性高、测频范围宽和精度高等特点可编程逻辑器件With the adoption of the top-down design method and AT89C51 SCMC (Single Chip Misc Computer) as the master control component of the system the circuit test signal controlling data operation processing keyboard scanning and nixie tube display as well were completed by the digital cymene. A CPLD programmed by VHDL realized various sequence control and count function. The system is characterized by impact structure high reliability high precision and wide frequency-test-range.? Key Words programmable logic component; CPLD; measures mensuration;single chip misc computer;VHDL 目 录 绪 论 1 第一章 设计方案的选择 3 1.1 频率测量模块 3 1.1.1 直接测量法 3 1.1.2 组合测频法 4 1.1.3 倍频法 4 1.1.4 等精度测频法 4 1.2 周期测量模块 5 1.2.1 直接周期测量法 5 1.2.2 等精度周期测量法 6 1.3 脉冲宽度测量模块 6 1.4 占空比测量模块 6 1.5 标准频率发生电路 6 1.6 小信号处理部分 6 1.6.1 采用分立元件 7 1.6.2 采用运算放大器 7 1.6.3 直接采用比较器 7 第二章 基本测量原理与理论误差分析 7 2.1 等精度频率/周期测量技术 7 2.1.1量化误差 7 2.1.2 标准频率误差 8 2.2 预置门时间信号与闸门时间信号 8 2.3 高精度恒误差周期测量方法 8 2.4 脉冲宽度测量理论误差分析 9 2.5 周期脉冲信号占空比测量误差分析 9 第三章 方案的实现 9 3.1 稳压电源设计 9 3.2 测量控制电路 9 3.3 输入信号处理部分 10 3.4 小信号处理部分 10 3.5 标准频率方波发生电路 11 3.6 显示器电路 12 3.7 实际数字测量部分 14 3.7.1 频率测量与周期测量电路 14 3.7.2 控制部分设计 15 3.7.3 脉冲宽度测量和占空比测量电路 16 第四章 单片机控制与运算程序的设计 18 4.1 单片机控制与运算的主流程图 18 第五章 结束语 19 参考文献 20 致 谢 21 附 录 22 绪 论 数字频率计是数字电路中的一个典型应用,是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。实际的硬件设计用到的器件较多,连线比较复杂,而且会产生比较大的延时,造成测量误差、可靠性差。随着复杂可编程逻辑器件(CPLD)的广泛应用,以EDA工具作为开发手段,运用VHDL语言,将使整个系统大大简化, 提高整体的性能和可靠性。采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。在不更改硬件电路的基础上,对系统进行各种改进还可以进一步提高系统的性能。该数字频率计具有高速、精确、可靠、抗干扰性强和现场可编程等优点。 本文用VHDL在CPLD器件上实现一种8b数字频率计测频系统,能够用十进制数码显示被测信号的频率,

文档评论(0)

***** + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档