- 1、本文档共9页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第八章 可编程逻辑器件(PLD)
大规模集成的通用器件(门阵列与控制器)
可由用户进行器件编程
现场可编程逻辑阵列(FPLA)
基本结构:
输入互补缓冲
可编程的与逻辑阵列
可编程的或逻辑阵列
输出三态缓冲
特点: 与阵列,或阵列均可编程
规格: 变量输入与阵列输出或阵列输出
例:图8.2.1 484
可编程逻辑阵列(PAL)
基本结构:
输入互补缓冲
可编程的与逻辑阵列
固定的或逻辑阵列
特定的输出电路
常见PAL输出电路结构
专用输出结构
可编程输入/输出结构
输出三态缓冲(由与逻辑阵列控制)
输出信号互补反馈到与逻辑阵列中
用途:产生复杂的组合逻辑函数
寄存器输出结构
在输出端插入D触发器阵列
状态及输出均互补反馈到与逻辑阵列中
输出三态缓冲由公共控制线控制
用途:组成各类时序逻辑电路
异或输出结构
运算选通输出结构
PAL规格:PAL-输入量-结构-输出量
例:PAL14H4 14输入 4输出 输出正变量 专用输出结构
PAL16R4 16输入 4输出 输出反变量 寄存器输出结构
应用举例:
例8.3.1 专用输出结构----实现组合逻辑
设计要点:
计算输出逻辑的最简与或式
选择PAL器件:
输入端 输出端 每个输出所含与项数量
进行相应编程连接,去除未使用的与门
例8.3.2 寄存器输出结构----实现时序逻辑
设计要点:
计算各状态方程(驱动方程)的最简与或式
选择PAL器件:
输入端 输出端 每个输出所含与项数量
触发器数量
进行相应编程连接,去除未使用的与门
思考题和习题: 1 2
附:PAL16L8 空白逻辑图 (习题2使用)
文档评论(0)