第6章++++存储器系统与设计.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第6章 存储器系统与结构 P165 6.1 存储系统的组成 6.2 主存储器的组织 6.3 随机存储器RAM 6.4 只读存储器ROM 6.5 存储器接口技术 6.6 高速缓冲存储器 6.7 提高主存储器读写的技术 6.1存储系统的组成 存储器(Memory)是计算机的重要组成部件,用以存放程序(由指令构成)、数据等信息。 存储器根据其在计算机系统中的地位和位置可分为主存储器(内存)和辅助存储器(外存)。 6.1.1存储器分类 按存储介质分类 按存取方式分 按信息可保存性分 按在计算机中的作用分 1.按存储介质分类 主要有半导体存储器、磁表面存储器(包括磁带、磁鼓、硬磁盘、软磁盘等)和光存储器(光盘)等。 2.按存取方式分 随机存取存储器(Random Access Memory)又称读写存储器。 静态RAM(Static RAM, 简称SRAM) 动态RAM(Dynamic RAM, 简称DRAM) 只读存储器(Read Only Memory,简称ROM)。 掩模式ROM(简称ROM) 可编程序只读存储器PROM(Progammable ROM) 可改写的只读存储器EPROM(Erasable Programmable ROM) 3.按信息可保存性分 易失性存储器:断电后,存储信息即消失的存储器,如RAM等。 非易失性存储器:断电后,存储信息仍然保存的存储器,如ROM、磁表面存储器和光存储器等。 4.按在计算机中的作用分 Cache-主存存储层次(Cache存储系统) 特点 Cache存储系统是为解决主存速度不足而提出来的。 在Cache和主存之间,增加辅助硬件,让它们构成一个整体。 从CPU看,速度接近Cache的速度,容量是主存的容量,每数据位价格接近于主存的价格。 解决了速度与成本之间的矛盾。 Cache存储系统全部用硬件来调度,故它对系统程序员和应用程序员都是透明的。 主存-辅存存储层次(虚拟存储系统) 特点 虚拟存储系统是为了解决主存容量不足而提出来的。 在主存和辅存之间,增加辅助的软硬件,让它们构成一个整体。 从CPU看,速度接近主存的速度,容量是辅存的容量,每数据位价格接近于辅存的价格。 解决了速度与成本之间的矛盾。 虚拟存储系统需要通过操作系统来调度,它对系统程序员是不透明的,但对应用程序员是透明的。 6.2 主存储器的组织 主存储器是整个存储系统的核心,它用来存放计算机运行期间所需要的程序和数据等。 CPU可直接随机地对它进行访问。 6.2.1 主存储器的基本结构 6.2.2 主存储器的单元 存放存储字或存储字节的主存空间称为存储单元或主存单元,大量存储单元的集合构成一个存储体。 为了区别存储体中各个存储单元,必须对其逐一编号。 存储单元的编号称为地址,地址和存储单元之间存在着一一对应的关系。 对于字节编址的计算机,最小寻址单位是一个字节,相邻的存储单元地址指向相邻的存储字节。 对于字编址的计算机,最小寻址单位是一个字,相邻的存储单元地址指向相邻的存储字。 存储单元是CPU对主存可访问操作的最小存储单位。 6.2.3 主存储器的主要技术指标 P170 1.存储容量 存储容量是存储器的一个重要指标。 存储容量是指存储器可以存储的二进制信息量: 存储容量 = 字数×字长 PC中存储器是以字节(8 位)进行编址,一个字节是“基本”的字长。 2.最大存取时间 从接收到寻找存储单元的地址码开始,到它取出或存入数据为止所需的时间。 通常手册上给出这个参数的上限值,称为最大存取时间。 半导体存储器的最大存取时间为几ns到几百ns。 3.可靠性 可靠性是指存储器对电磁场及温度等变化的抗干扰性。 平均无故障时间(为1万小时以上)。 4.其它指标 存储器的体积大小、功耗、工作温度范围、成本高低等。 6.3 随机存储器RAM MOS集成电路工艺简单、功耗低、集成度高、价格便宜 按其信息存储方式可分为静态RAM(SRAM)和动态RAM(DRAM)两大类 6.3.1 静态RAM P170 1.基本存储电路 V2,V4为负载管,V1,V3构成双稳态电路,当行选择X和列选择Y为高时, V5,V6,V7,V8导通,可进行数据的输入和输出。 3.Intel 2114 NMOS SRAM P172 1 K×4 SRAM 单一的+5 V电源 输入输出与TTL电路兼容 4.存储器访问周期时序 存储器芯片最重要的参数之一是存取时间。 为确保正常工作,存储器板上的控制逻辑提供的地址输入和控制信号必须满足该器件制造厂家所规定的时序参数。 6.3.2 动态RAM 动态

文档评论(0)

fc86033 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档