两千兆高速数据采集电路设计.pdfVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
两千兆高速数据采集电路设计.pdf

您的论文得到两院院士关注 电子设计 文章编号:1008-0570(2010)04-2-0191-02 两千兆高速数据采集电路设计 The Design of an 2GSPS High Speed Data Acquizition System ( 中国石油大学北京) 桑 泉 柯式镇 钱步仁 SANG Quan KE Shi-zhen QIAN Bu-ren 摘要 本文采用美国国家半导体公司的高速双通道模数转换器 以及 公司 系列的 : (ADC08D1000), Altera CycloneII FPGA 实现对双路信号的高速采样 每片 通过交叉采样对每路信号的采样率达到 。 本文着重介绍电路 (EP2C70F896C8) , ADC 2GSPS 的设计 以及 制版过程当中的技巧问题。 , PCB 关键词 高速采集 阻抗匹配 电源分割 : ; LVDS; ; 中图分类号: TP274+.2 文献标识码: B Abstract: In this paper, a high speed dual ADC(ADC08D1000) produced by National Semiconductor and an FPGA (EP2C70F896C8) in CycloneII series of Altera are used to sampling two signals in the same time , and each converter is interleaved to increased the sample rate up to 2GSPS. Here our emphases are on some tips on design of the cirsuit and PCB board. Key words: High speed acuizition; LVDS; Impedance matching; Spliting on power board 技 以及数据溢出标志位 同样是采用 信号那么 1 高速ADC 芯片ADC08D1000 (DCLK) (OVR) LVDS , 术 每片上面共有 对 线 所以要求 有接收 对 34 LVDS , FPGA 68 ADC08D1000 是美国国家半导体公司(National Semiconduc- 数据的能力 同时考虑到 的引脚的分配和全局时钟 LVDS , FPGA

文档评论(0)

ziyouzizai + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档