- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA设计(II)
实验报告
院系:自动化学院
学号:
姓名:
指导老师:
完成时间:2011年5月24日
数字电子钟
目录
1摘要和关键字 ------------------------------------- 2
2设计要求 ------------------------------------- 3
3方案论证 ------------------------------------- 4
3.1 工作原理 ------------------------------------- 4
3.2整体结构 ------------------------------------- 4
3.3方案论证 ------------------------------------- 4
4各电路设计原理 ------------------------------------- 5
4.1分频电路 ------------------------------------- 5
4.2计时电路 ------------------------------------- 7
4.3动显电路 ------------------------------------- 9
4.4防颤电路 ------------------------------------- 11
4.5报时电路 ------------------------------------- 13
4.6闹钟功能 ------------------------------------- 14
4.7总电路图 ------------------------------------- 17
5方案调试 ------------------------------------- 18
6结论 ------------------------------------- 19
7参考文献 ------------------------------------- 20
8致谢 ------------------------------------- 20
摘要
本实验基于QuartusⅡ软件设计,并采用VHDL语言及组合电路等方法,并下载到SmartSOPC实验系统中实现“多功能数字电子钟”。数字电子钟钟完成00:00:00到23:59:59的计时功能,并在控制电路的作用下具有保持、清零、校时、校分、报时、闹钟等功能。该系统的组成模块分别为:分频电路、计时电路、动显电路、报时电路和闹钟电路。
关键字
QuartusⅡ 数字电子钟 分频 计时 动显 报时 闹钟
Abstract
This experiment is based on using the QuartusⅡ software with VHDL language and composition of circuits, which is downloaded to the SmartSOPC experimental system to complete “a multifunction digital clock”. The digital clock achieved the timing function from 00:00:00 to 23:59:59, and included the function that is maintaining, clearing, hour-checking, minute-checking, clocking and alarming in control circuit. The system is built in: frequency circuit, counting circuit, dynamic circuit, timing circuit and alarming circuit.
Keyword
QuartusⅡ,digital clock, frequency, counting, dynamic, timing, alarming
设计要求
利用QuartusII软件设计一个可以实现00:00:00到23:59:59的具有计时功能并在控制电路的作用下可以保持、清零、校时、校分、报时及闹钟的数字电子钟,并下载到SmartSOPC实验系统中进行功能测试。
设计
您可能关注的文档
- 7m焦炉190th干熄焦工程炼焦工艺专业干熄炉操作说明书(γ线料位计).doc
- 66kV50MVA三相双绕组电力变压器(高—低阻抗12%)专用技术规范.doc
- 101综采面设计规程.doc
- 220千伏线路新建工程初步设计总总说明书.doc
- 2011娄底移动数据业务专项网优方案.doc
- 11220采面作业规程.doc
- ABC煤业(集团)财务集中管理解决方案.doc
- AIM TR.010 User Manual用户手册中国联通ERP核心系统工程《物流管理之库存用户手册》.doc
- ARM创新实验设计报告-基于EasyARM2013和键盘显示板的秒表程序.doc
- ARNOD应用APC英飞机房整体解决方案.doc
最近下载
- 医疗废物、废水处置知识培训测试题附答案.docx VIP
- 陕西省建设工程工程量清单计价规则2009(附录A).pdf VIP
- 城市轨道交通站务管理(化工社版):任务5.1.ppt VIP
- 虚拟主播在直播电商中的产品试吃效果与消费者评价分析.docx
- (最新)25年秋人教版二年级数学上册第四单元厘米和米单元教学计划.docx
- 《国际公法学(第三版)》 课件全套 第0--19章 绪论、 国际法的性质与发展---国际人道法.pptx
- 医疗废物知识培训测试卷附答案.docx VIP
- 城市轨道交通站务管理(化工社版):任务4.ppt VIP
- IATF16949质量体系审核检查表2019.doc VIP
- 城市轨道交通站务管理(化工社版):任务4.2.ppt VIP
原创力文档


文档评论(0)