面向系统总线的CAT设备设计和实现.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CFTC.8论文囊 面向系统总线的CAT设备设计与实现 曾田苏钢马中 (武汉数字..I:程研究所武汉430074) 摘 要 本文从硬件设汁和调试中遇到的实际J列题出发,针对调试手段阐述了一种计算机辅助测 试(CAT)方案。文章着重描述了该CAT设备的硬件实现方案,并说明了它的优点及特色。 关键词:CAT系统总线上位机采样 CAT to The Module Bus DesignFacingSystem Tian Su Ma Zeng Gang Zhong (Wul_Ian DigitalEngineeringInstitute,Wuhan430074) has outascheme011 Abstract:Thegiven design,forthe paper Computer-AidedTesting solving inhardwareand Oil hardware also problem designdebug.It emphasizes describing implement.It the andthecharacteristicofthe explainsadvantage design. Key words:CAT.systemPC.Sampling bus,Upper 硬件的调试、开发是相当艰苦而复杂的j1:作。由f硬件电路的状态和执行过程大部分是 不可见的.当进入系统联调时更是筹莫展。随着芯片集成度的大幅度提高以及中高密度可编 程逻辑器件的广泛使用,使得在硬件开发和调试的过程中模块内部的芯片数量越来越少,这些 芯片内部的逻辑大多数是不可知的。也无法检测。但元论如何,各个模块与系统总线的接口都 有一个统一的标准。嗣时。随着芯片制造一[艺的提高,逻辑器件内部的故障越来越少。正因为 如此,使面向系统总线的测试成为可能,并其有相当高的故障覆盖率, 由于模块内部故障率的减少.当进入系统调试时.模块之间时序的正确性和对一些特定 事件的掌握直接影响到研发的进度.尤其嚣个模块的匹配时序及彼此的连接更加成为问题的关 键。然而,由于各种条件的限制,给逻辑分析仪和示波器的使用带来很大的不便,特别是系统 调试时甚至不可能使用逻辑分析仪和示波器。另外,使_目j逻辑分析仪和示波器或其他大型测试 设备都意味着高额成本.针对这种情况,我们考虑由+个模块完成针对系统总线工作状态及其 从属设备的检测。 一、功熊描述 . . 堕望竺: 堡塑墨竺整鉴塑!垒!堡签堡生兰壅墨 . 面向系统总线的CAT模块是~个基于80C186EB的测试模块,它由若干予模块组成:模拟 逻辑分析仪子模块、TRACE子模块,线缆测试予模块、模拟总线周期子模块、模块内R佃、同 步对钟和负载电路。这些子模块的功能经过186EB的初始化之后。分别针对系统调试中常出现 的不同故障进行检测和分析。 模拟逻辑分析仪子模块可以根据搜定的条件对总线i:的地址、数据和控制信号进行采样, 并进行逻辑分析;TRACE子模块使

文档评论(0)

wuhuaiyu002 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档