基于Parallel_CORDIC的高精度高速度直接数字频率合成器的FPGA实现.pdfVIP

基于Parallel_CORDIC的高精度高速度直接数字频率合成器的FPGA实现.pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于Parallel_CORDIC的高精度高速度直接数字频率合成器的FPGA实现.pdf

第 7期 电 子 学 报 V01.42 No.7 2014年7月 ACIAlELECrR0NICASINICA Ju1. 2014 基于Parallel—CORDIC的高精度高速度 直接数字频率合成器的FPGA实现 祁艳杰,刘章发 (北京交通大学电子信息工程学院,北京 100044) 摘 要: 本文提出了一种直接数字频率合成器 (DDFS)的设计 ,以Parallel—colmlC(COrdinateRotationDigitalCom— puter)算法模块替代传统的查找表方式,实现了相位与幅度的一一对应,输出相位完全正交的正余弦波形 ;同时应用旋 转角度预测及4:2的进位保存加法器 (CSA)技术,将速度比传统 CORDIC算法提高41.7%,精度提高到10一.最后以 Xilinx的FPGA硬件实现整个设计. 关键词: 直接数字频率合成技术 (DDFS);ParallelCORDIC;进位保存加法器 (CSA);FPGA 中图分类号: TN911.23 文献标识码: A 文章编号: 0372—2112(2014)07.1392—06 电子学报UP :http://www.ouⅡ1a1.org.cn DOI:10.3%9/.issn.0372—2112.2014.07.023 FPGA ImplementationofHighSpeedandHighPrecisionDirect DigitalFrequencySynthesizerBasedonParallel—CORDIC QIYan-jie,LIUZhang—fa (SchoolofElectronicandInformationEngineering,& JiaotongUniversity,Beijing1000,14,China) Abstract: Thedesignofadirectdigitalfrequencysynthesizer(DDFS)isproposedinthispaper.Parallel—CORDIC (Cordi— nateRotationDigitalComputer)algorithmmoduleisusedtoreplacehtetraditionallook-upatblemehtod,htephaseandamplitudeof aone—to-onecorrespondenceisrealized,andoutputsalesinenadcosinewaveformsthatcompletelyorthogonal inphase.Thenagle predictionnad4:2CarrySaveAdder(CSA)technologiesarealsoappliednihtedesing,htecalculationspeedis41.7%fasterhtan thetraditional CORDIC algorithm nadtheaccuracyisimprovde to10~ .Finally,thewholedesing isimplementedbased onXilinx FPGA developmentboard. Keywords: directdigi~ frequencysnyhtesis(DDFS);ParallelCORDIC;CarrySaveAdder(CSA);FPGA 其 中,频率控制字是每次相位累加的步长,控制输 1 引言 出频率大小

您可能关注的文档

文档评论(0)

月光般思恋 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档