- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
硬件组成.ppt
设字符点阵为5X8,扫描第一线时先取出ROM中字符A在0线上的点阵显示,再取出字符N在0线上的点阵显示…..,该线所有字符扫描完成后,又扫描该行所有字符第一线点阵。由此类推….. ANDE……. VRAM ROM A编码 N编码 D编码 A点阵 Xxx..x000 ….. xx…x111 B点阵 D点阵 N点阵 Xxx..x000 ….. xx…x111 Xxx..x000 ….. xx…x111 扫描线序号 字符编码 移 位 寄 存 器 并 串 000 5位 001 2)、图形方式 VRAM 移位寄存器 象点代码 并 视频信号(串) 显示头 扫描同步 5、同步控制 7 9 2 5 字符计数 点计数 线 计 数 行 计 数 0行 24行 0列 79列 1)、字符方式 例:分辩率:25X80 字符点阵:7X9 字符区:9X14 消隐 点计数器 1 2 3 4 5 7 6 字符计数器+1 1 2 80 线 计 数 器 +1 1 2 行计数器+1 1 9+5 消 隐 2 25 (1)、点计数分频:提供某一线上一个字符所需点的计数 是读VRAM和ROM的一个依据,(7+2):1. (2)、字符计数分频:对一行字符数计数,(80+l):1. 用于产生水平同步(计数完成后水平回扫)。 (3)、线计数分频:对一行字符所需扫描线计数,是读 ROM的一个依据。(9+5):1. (4)、行计数分频:一帧字符行计数,(25+M):1。 用于产生垂直同步(计数完成后垂直回扫)。 VRAM的地址由行计数和字符计数决定 ROM的地址由字符编码和线计数决定。 点计数器 字符计数器 线计数器 点频(主频) 9:1 (80+l):1 14:1 读VRAM 读ROM 提供缓存 (VRAM)列地址 (低位地址) 发水平 同步 提供ROM 行地址 行计数器 (25+m):1 帧频 提供缓存 (VRAM)行地址 (高位地址) 发垂直 同步 2)、图形方式 例:设分辨率为:640点X200线 (1)、点计数分频:8:1.(读VRAM) (2)、字节计数分频:(80+L):1.(发水平同步) (3)、线计数分频:(200+M):1.(发垂直同步) 6、显示控制器的逻辑框图 地址选择开关 VRAM 显示器 控制器 ROM 移位寄存器 视频信号 处理逻辑 CPU地址 行同步,场同步 光标等 CPU控制 信号 加亮 视频信号 水平同步 垂直同步 1)、初始化:预置显示方式和显示格式 2)、CPU访问VRAM,送显示内容 3)、显示器控制器控制同步访存和屏幕扫描 工作过程: 计算机组成原理考研辅导 电子科大计算机系 总线 CPU M 接口 I/O设备 建立整机概念 两个层次 两个方面 CPU整机概念 硬件系统整机概念 逻辑组成 工作机制 主要内容: 1、CPU (1)逻辑组成 寄存器传送级: 微操作控制级: 各类指令的流程 微命令序列 寄存器、ALU设置,数据通路结构 (2)工作机制 指令的执行过程 微命令序列 微命令产生方式 时序控制方式: 组合逻辑控制 微程序控制 同步控制 2、常用运算方法规则 原码、补码一位乘法,原码、补码不恢复余数除法,浮点运算法 (1)基本概念 (2)半导体存储器的逻辑设计 芯片地址分配、片选逻辑、框图 3、存储器 4、总线 (1)基本概念 (2)系统总线:信号组成,时序控制方式 5、接口 (1)I/O传送的控制机制 中断:基本概念、中断控制器与接口、中断过程 (2)接口设计 接口组成、拟定命令字和状态字格式、扩展中断源 6、常用外设原理 (1)键盘:键码转换方法 (2)CRT显示器:VRAM与屏幕显示的对应关系(VRAM内容和容量、地址组织、信息转换、同步计数器的设置) DMA:基本概念、DMA控制器与接口、 DMA过程 (软件扫描) (3)打印机:信息转换、调用过程(中断方式) (4)磁盘:信息分布与寻址信息、调用过程(DMA方式)、速度指标和容量指标 第一章 CPU组织 1.1 逻辑组成(模型机) 1、CPU数据通路框图(寄存器级) 2、结构特点 (1)寄存器 独立结构 可编程:R0~R3、PC、SP、PSW 非编程:C、D、IR、MAR、MBR (2)ALU部件 作为CPU内部数据传送通路的中心。 输入选择器:选择操作数来源 ALU:运算处理 输出移位器:选择输出方式 (3)內总线 单向数据总线(ALU总线),实现数据分配。 (4)与系统总线的连接 由MAR、MBR实现连接。 1.2工作机制 用寄存器传送语言描述指令从读取到执行的整个流程。 1.2.1指令流程(寄存器传送级) 拟定流程的关键:清楚了解数据通路结构
您可能关注的文档
最近下载
- 商业秘密保护知识培训.ppt VIP
- 生态学全套配套课件第三版杨持第二章.ppt VIP
- 《向上管理 与你的领导相互成就》读书笔记思维导图.pptx VIP
- 钢结构工程维修施工方案.docx VIP
- 2023年武汉科技大学计算机科学与技术专业《计算机网络》科目期末试卷A(有答案).docx VIP
- 电信春节通信保障应急预案.docx VIP
- 女装设计 全套课件(上).pptx VIP
- 珠海市政府投资项目建设监督管理中心招考合同制职员考前自测高频考点模拟试题(共500题)含答案详解.docx VIP
- 体例格式9:工学一体化课程《小型网络安装与调试》任务4学习任务工作页.docx VIP
- 建筑节能工程监理质量评估报告.pdf VIP
文档评论(0)