- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
二、保护模式下的软件体系结构 1、寄存器模型: 保护模式下寄存器模型是实模式下的超集。 (1)、基本寄存器 EAX、EBX、ECX、EDX可字、字节、双字操作。 EIP:可字、双字使用。 ESP、EBP、ESI、EDI:32位,功能同实模式。 EFLAGS:32位,但只使用十五位。 3、中断 中断入口地址表 可以存放在存储器空间的任何地方。其起始地址和大小由IDTR来确定。 中断描述符表寄存器IDTR 中断描述符表IDT:存放256个中断的中断描述符,即中断入口的说明。 IDTR:低2个字节LIMIT,规定IDT按字节算的大小;高4个字节BASE,指示IDT在物理存储器中的位置。 中断描述符表中的项:中断描述符,中断门。 共8字节长,4字节为中断服务程序入口地址在逻辑段中的偏移量,2字节为对应逻辑段的段选择符,用来指示该段描述符在GDT中的位置,从而取得段描述符,得到段的基地址,2字节为访问权限等信息。 任务寄存器TR 任务状态段TSS:包含启动任务所必须的信息,诸如用户可访问的寄存器的初值。构成一个存储块。 TR: 16位选择符,用于确定在GDT中段描述符的位置 ,取出的段描述符送入48位的任务描述符表高速缓存。低2个字节LIMIT,规定TSS按字节算的大小;高4个字节BASE,指示TSS在物理存储器中的位置。 每个任务都有自己的TSS,当前执行的任务可将其选择符送入TR中,从而选择到自己的TSS。 作业 P154 2、5、7、8、10 方案一:ROM、RAM分别译码方式 则ROM的地址位图如下: RAM的地址位图如下: A15 A14 A13 A12 A11 A10--A0 0 0 0 0 0 全0-全1 0 0 0 0 1 全0-全1 0 0 0 1 0 全0-全1 0 0 0 1 1 全0-全1 A15 --A12 A11 A10 A9--A0 0 0 1 0 0 0 全0-全1 0 0 1 0 0 1 全0-全1 0 0 1 0 1 0 全0-全1 0 0 1 0 1 1 全0-全1 0000--07FF 1000--17FF 1800--1FFF 2C00--2FFF 2000--23FF 2400--27FF 2800--2BFF 0800--0FFF E A B 74LS139 E A B A15 A14 A13 A12 MREQ A11 A10 方案二:二次译码方式 则地址位图如下: A15 A14 A13 A12 A11 A10--A0 0 0 0 0 0 全0-全1 0000-07FF 0 0 0 0 1 全0-全1 0800-0FFF 0 0 0 1 0 全0-全1 1000-17FF 0 0 0 1 1 全0-全1 1800-1FFF 0 0 1 0 0 全0--全1 2000-27FF 0 0 1 0 1 全0--全1 2800-2FFF ROM RAM 五 高速缓冲存储器技术 为了提高程序的运行速度,在现代微机系统中,采用了高速缓冲存储器(Cache)技术。 它的用途是把程序中正在使用的部分(活跃块)存放在速度快、容量小的Cache中,使CPU的访问操作大多数对Cache进行,从而大大提高CPU的访问的速度。 Cache采用存取速度快的SRAM器件构成。 通常分为两级:集成在CPU芯片中的Cache称为一级(L1 Cache),安装在主板上的Cache称为二级(L2 Cache),容量较大,从几百KB到几MB不等。 六 x86的存储器结构与存储管理 1.内存配置及结构 80486的内存配置 配置名称 地址范围(H) 配置说明 主存储器 (640KB) 0~07FFFF 080000~09FFFF 系统板上512KB系统存储器 系统板上128KBI/O通道基本RAM 配置名称 地址范围(H
您可能关注的文档
最近下载
- 2025呼和浩特粮油收储有限公司招聘18名工作人员笔试备考题库及答案解析.docx VIP
- 一种含电极的智能指环、灌胶治具及其封装工艺.pdf VIP
- The Wonderful Wizard of Oz-绿野仙踪(带动画) 课件.pdf VIP
- 2025至2030中国老年照护行业市场发展分析及竞争格局与投资发展报告.docx
- 2010年考研英语真题及解析.pdf VIP
- 浙江省强基联盟2024-2025学年高一上学期10月联考生物试卷.docx VIP
- 第一章 应急管理导论-2.ppt VIP
- 大连理工工程力学课件0.pdf VIP
- 大行距造林中杨树营养面积与大行距经济效益的研究.docx VIP
- 2025学宪法讲宪法知识竞赛题库及参考答案.pptx
文档评论(0)