- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于嵌入式Linux的 TFT LCD IP及驱动的设计.pdf
基于嵌入式 Linux 的 TFT LCD IP 及驱动的设计
李丰旺 刘小平 董怀国
(哈尔滨理工大学计算机学院 黑龙江哈尔滨 150080)
摘 要:液晶显示器(LCD)是现代电子产品中应用非常广泛的一种显示设备。在使用时需通
过接口控制器与控制芯片进行数据交换,接口控制器的性能会直接影响到显示效果。本文首
先介绍了基于 Avalon 总线 TFT LCD 控制器的设计,然后把该控制器 IP 构件到 NIOS II 系
统中,在该系统基础上设计嵌入式 Linux 下的 LCD 驱动,实现良好的界面环境。
关键字:NIOS II 处理器;Avalon 总线;嵌入式 Linux ;TFT LCD 控制器
Design of TFT LCD Controller IP and Drive Based on Embeded Linux
Li Feng-wang , Liu Xiao-ping , Dong Huai-guo
(Department of Computer, Harbin University of Science and Technology, Harbin 150080, China)
Abstract :LCD is one of the most popular display in modern electronic devices. it need to
communication with control chip by interface controller. The performance of interface controller
can affect the display directly. First, this paper gives a design of TFT LCD’s interface controller
which based on Avalon bus. The controller IP is built into a NIOS system, which used for the
drive design of LCD device based on Linux. Good interface environment is achieved.
Keywords :NIOS II; Avalon Bus; Embeded Linux; TFT LCD Controller
引言
液晶显示器以其功耗低、体积小、显示内容丰富等优点在现代电子设备中得到广泛应用。
LCD 接口控制器是 LCD 显示系统的重要组成部分,其主要功能是接收来自显示控制芯片的
控制指令及显示数据,将其发送给 LCD ,同时读取LCD 寄存器中的相关信息,并将其发送
给显示控制芯片,以此完成对 LCD 的显示控制。一个设计优秀的接口控制器,不但能很好
地完成显示芯片与 LCD 间的数据传输,而且还应具有模块化的特点,即只需对某部分代码
作一定的修改,就可适用于多种 LCD ,使其具有很强的可移植性和重用性。由于嵌入式Linux
支持 XWindows 桌面开发环境,这为很多需要界面设计的电子产品提供了方便,本文最后介
绍了嵌入式 Linux 下的 LCD 驱动的开发。
1. 系统总体设计方案
本系统的总体设计框图如图 1 所示。
Nios II 处理器在 SDRAM 中开辟帧缓冲(Frame buffer),可以是单缓冲也可以是双缓冲。
以单缓冲为例。处理器将一帧图像数据(640×480×2Bytes,RGB565 ,16bit)存入帧缓冲,
然后将帧缓冲的首地址写入到 LCD 控制器,并启动 LCD 控制器。该控制器自动从传来的首
地址处开始读取数据,并按照TFT 的格式输出。图中各模块由Avalon Bus 连接在一起。Avalon
[1]
Bus 是一种简单的总线结构,Nios II 处理器和各种外设都是通过 Avalon Bus 连接在一起 。
由图 1 可以看出,作为
文档评论(0)