- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA高速数据采集的解决方案.pdf
《现代电子技术》2007 年第 5 期总第 244 期 测试 ·测量 ·自动化
基于 FP GA 高速数据采集的解决方案
于 1 ,肇云波2
( 1. 贵州大学 通信工程学院 贵州 贵阳 550003 ;2 . 沈阳理工大学 辽宁 沈阳 110 168)
摘 要 :随着接口速度和带宽的不断提高 ,有必要对高速数据采集问题进行研究 。如何在高接 口速率的情况下正确采
集到有效的数据 ,成为 目前要解决的问题 。解决此问题的方法是采用 Xilinx Virt ex 4 FP GA 的 Chip Sync 或 Alt era St ratix Ⅱ
( )
FP GA D PA 动态相位调整 两种不同技术 ,并介绍了Alt era D PA 技术在高速源同步接 口的实际设计过程 。使用这两种技术
的结果是在数据速率达到 1 Gb/ s 时 ,完成对有效数据的正确采集 。
关键词 :源同步 ; F P GA ;Chip Sync ;D PA
+ ( )
中图分类号 : TP355 4 文献标识码 :B 文章编号 :1004 373X 2007 05 145 04
High Speed Data Acquisition Based on FPGA
YU Xuan1 ,ZHAO Yunbo2
( 1. Communication Engineering College , Guizhou U niver sity , Guiyang ,550003 ,China ;2 . Shenyang Ligong U niver sity ,Shenyang ,110 168 ,China)
Ab stract :Wit h t he int erface sp eed and bandwidt h i s con st antly increa sing ,it i s import ant to undert ake a st udy of high
sp eed dat a acqui sition . How to collect t he high rat e of correct dat a effective i s t he current p roblem should be solved . One way i s
u sing Chip Sync of F P GA Xilinx Virt ex4 or D PA ( dynamic p ha se adj u st ment ) of t he Alt era St ratix ⅡF P GA which are two
different t echnical app roaches. We int roduced t he act ual design p rocess of Alt era D PA t echnology in highsp eed source syn
chronou s int erfaces. The result s of u sing bot h t echniques show t hat it could comp let e t he effective collection of t he correct dat a
at 1 Gb/ s dat a rat es.
文档评论(0)