数字电子技术试卷6.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术试卷6.doc

数字电子技术试卷6 一 填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D触发器设计一个计数器,则该计数器的最大模值M= 。 二 分析题 1.写出函数F (A,B,C,D) =的反函数。 2.证明逻辑函数式相等: 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R1=1KΩ,R2=8.2KΩ,C=0.1μF。试求脉冲宽度T,振荡频率f和占空比q。 图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时, 、分别才为低电平(被译中)。 6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。 图 D= Qn+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。 图4 三 设计题 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1” 的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 A B C F 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求: (1)列出计数器状态与V01、 V02的真值表; (2)画出逻辑电路图。 图5 74161十六进制计数器功能表 输入 输出 CP CR LD P T D C B A QD QC QB QA × 0 × × × × × × × 0 0 0 0 ( 1 0 × × d c b a d c b a ( 1 1 1 1 × × × × 计数 × 1 1 0 × × × × × 保持 × 1 1 × 0 × × × × 数字电子技术试卷6答案 一、填空题:(每题2分,共10分) 1. 存储电路 , 组合电路 。 2. 111000 , 38 3. 速度慢 ,超前进位 4. 产生,暂稳态 5. 32 二、化简、证明、分析综合题:(每小题10分,共70分) 1.解: 2. 证明:左边 3.解: (1)化简该函数为最简与或式: 解: × × 1 × 0 1 0 0 1 0 0 0 1 1 0 1 填对卡诺图-----------2分 圈对卡诺图-----------2分 由卡诺图可得: ------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.解: T1=0.7()·C=0.7(1+8.2)1030.110-6=0.644ms ---2分 T=0.7()·C=0.7(1+28.2)1030.110-6=1.218ms---3分 f=-----------------------3分 q=% ---------------------------------2分 5.解: 00 01 11 10 AB CD 00 01 11 10

文档评论(0)

wsh1288 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档