第11讲 FPGA配置与边界扫描w2010.pptVIP

  1. 1、本文档共89页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Altera公司的PLD器件综述 PLD器件 MAXII 主流FPGA产品 Cyclone(飓风) CycloneII Stratix FPGA配置芯片 配置EEPROM Cyclone专用配置器件 早期器件,大部分已经停产 配置EEPROM ? 用于配置SRAM工艺FPGA的EEPROM, EPC2以上的芯片可以用电缆多次擦写 型号表 EPC2 EPC1 EPC1441 EPC1213 EPC1064 EPC1064V Cyclone专用配置器件 专门用于配置Cyclone器件的EEPROM, 可以用ByteblasterII在线改写, 电压为3.3v 型号表 EPCS1 EPCS4 (AS mode configuration) PLD器件的配置与编程 何谓配置和编程? 将VHDL代码形成的文件写入PLD器件的过程 配置(configure)和编程(program)的区别 Program:对flash或者EEPROM工艺的配置芯片或者PLD器件进行写入的过程 Configure:对SDRAM工艺的FPGA写入数据必须每次上电后均要进行一次,编程文件保存在配置芯片中,上电时从编程芯片下载到FPGA中 Altera的CPLD和FPGA的 配置编程过程 CPLD器件可独立使用,无需其他编程芯片,直接通过JTAG接口或其他接口进行编程 FPGA器件不能独立使用(调试时可以),需要和配置芯片一起使用,在生产时,代码写入配置芯片中,应用时,加电后代码自动从配置芯片写入FPGA中 PLD器件的2种配置方法 通过专用编程器配置 通过专用编程器配置 MAX7128的配置电路 MAX 7000S devices are in-system programmable via an industry-standard 4-pin Joint Test Action Group (JTAG) interface (IEEE Std. 1149.1-1990). The ISP circuitry in MAX 7000S devices is compatible with IEEE Std. 1532 specification. The IEEE Std. 1532 is a standard developed to allow concurrent ISP between multiple PLD vendors. 电路图 MAX7128的配置电路图 多片MAX7128的配置电路图 Altera公司的FPGA的配置 共有7种模式: Passive Serial (PS) Active Serial (AS) Passive Parallel Synchronous (PPS) Fast Passive Parallel (FPP) Passive Parallel Asynchronous (PPA) Passive Serial Asynchronous (PSA) Joint Test Action Group (JTAG) JTAG模式 可通过FGPA的MSEL0,MSEL1引脚选择 有关配置的术语 被动/主动 是指FPGA的配置过程是FPGA发起 还是配置器件(主 机host)发起,如是FPGA器件发起配置,则为主动, 否则为被动 串行/并行 配置数据通过一根数据线传送道到FPGA中为串行,并 行配置一般有8根数据线,速度更快 异步/同步 异步配置,没有时钟信号线,同步配置有时钟信号线 Passive Serial (PS) 被动串行 可通过一下2种方式配置: the enhanced configuration devices EPC16, EPC8, and EPC4), EPC2, EPC1, EPC1441 serial synchronous microprocessor interface: USB Blaster USB Port Download Cable, MasterBlasterTM communications cable, ByteBlasterTM II parallel download cable ByteBlasterMVTM parallel port download cable. Active Serial (AS) 主动串行 Configuration with the serial configuration devices (EPCS1 and EPCS4).

文档评论(0)

16588ww + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档